74xx serisi tümdevrelere örnekler

Ebat: px
Şu sayfadan göstermeyi başlat:

Download "74xx serisi tümdevrelere örnekler"

Transkript

1 74xx serisi tümdevrelere örnekler Tümdevreler halinde gerçekleştirilen lojik kapılara örnekler. ir tümdevrede lojik kapı ve giriş sayısına göre belirlenmiş birden fazla kapı bulunur. TÜMLEŞİK KOMİNSYONEL DEVRE ELEMNLRI SYISL SİSTEM TSRIMIND LOJİK KPILRIN KULLNIMININ YNISIR, KPI ELEMNLRININ İR RY GETİRİLMESİ İLE OLUŞTURULN DEVRELER KULLNILMKTDIR. U DEVRELER TÜMLEŞTİRİLMİŞ DEVRE OLRK ÜRETİLMEKTE VE KENDİ ÖZEL DI İLE NILMKTDIR. KPILR YERİNE U DEVRELERİN KULLNILMSI TSRIMI KOLYLŞTIRMKTDIR. TÜMLEŞTİRME DÜZEYLERİNE GÖRE GURUPLM. Küçük ölçekli tümleştirme (small-scale Integration SSI): z sayıda lojik kapı içeren tümdevreler (0 dan az). Örneğin adet NND kapısı içeren tümdevre. Orta ölçekli tümleştirme (Medium-scale Integration MSI): İçerisinde orta sayıda adet lojik kapı içeren tümdevreler (0 00 adet). Veri seçici, kod çözücü, toplayıcı elemanları. üyük ölçekli tümleştirme (Large-scale Integration LSI): Çok sayıda lojik kapı içeren tümdevreler (000 ler mertebesinde). Mikrodenetleyiciler, bellekler bu gurupta yer alır.. Çok büyük ölçekli tümleştirme (Very Large-scale Integration VLSI): Çok büyük sayıda lojik kapı içeren tümdevreler (0000 ler mertebesinde). Gelişmiş mikroişlemciler ve büyük bellek tümdevreleri

2 YRI TOPLYII İki adet birer bitlik sayıyı toplayan devredir a: birinci sayı b: ikinci sayı c: elde çıkışı s: sonuç S= ab + a b = ab Doğruluk tablosundan elde edilen sonuç S= ab + a b= a + b = ab S= ab + a b = ab TM TOPLYII İki adet birer bitlik sayıyı eldeli olarak toplayan devredir ai bi i- TM TOPLYII Si i a i : birinci sayı : ikinci sayı c i_ : elde girişi c i : elde çıkışı s i : sonuç ai bi i- Si i S= a i c i_ + a i c i_ + a i c i_ + a i c i_ S= a i c i_ i = a i c i_ + a i c i_ + a i c i_ + a i c i_

3 TM TOPLYII i i S i i i- İKİLİ PRLEL TOPLYII İki adet li sayıyı toplayan devredir. rdarda tam toplayıcıların bağlanması ile oluşur T.T. 3 T.T. T.T. T.T. 0 4 S 3 S S S entegresi 4 bitlik bir toplayıcıdır. 3

4 DEODER (KOD ÇÖZÜÜ): N DET GİRİŞİ N DET ÇIKIŞI OLN KOMİNSYONEL DEVREDİR. I I DEODER Q Q I N- Q M- Q7 Q6 Q5 Q4 Q3 Q Q Q DEN 8 E KOD ÇÖZÜÜ DOĞRULUK TLOSU 3 DEN 8 E KOD ÇÖZÜÜ DEVRESİ 4

5 ÖRNEK: F (,,)= Σ (0,,3,5,6) FONKSİYONUNU GERÇEKLEYİNİZ DEODER Q Q Q 3 Q 4 Q 5 Q 6 Q 7 SORU: İR TM TOPLYIIYI, İR KOD ÇÖZÜÜ VE İKİ VEY KPISI İLE GERÇEKLEYİN. Q0 Q Q S DEODER Q3 Q4 Q5 Q6 Q7 I I DEODER Q Q I N- Q M- Q7 Q6 Q5 Q4 Q3 Q Q Q DEN 8 E KOD ÇÖZÜÜ (KTİF 0 ÇIKIŞ) DOĞRULUK TLOSU 5

6 4 basamak sayı d3 d d d0 7 segment display ile 4 basamak görüntüleme için zaman çoğullama işlemi blok diyagramı Kontrol devresi 7 segment Kod çözücü a b c d e f g d3 d d d0 ra saklayıcı Q3 I0 Decoder Q GND GND GND GND I Q Q0 ENODER (KODLYII): N DET GİRİŞİ N DET ÇIKIŞI OLN KOMİNSYONEL DEVREDİR. I I ENODER Q Q I N- Q M- I7 I6 I5 I4 I3 I I I0 Q Q Q Q=I7 + I6 + I5 + I4 Q=I + I3 + I6 + I7 Q0=I + I3 + I5 + I7 8 DEN 3 E KODLYII DOĞRULUK TLOSU 6

7 HERHNGİ İR GİRİŞ KTİF OLMDIĞIND VE İRDEN FZL GİRİŞ DURUMUNU LDIĞIND ÖNELİK KODLYIISI OLRK DÜŞÜNÜLMELİDİR. D3 D D D0 Q Q0 V DEN E ÖNELİK KODLYII DOĞRULUK TLOSU D3 D3 D3 D3 D D D D D D D D D D D0 Q=D3 + D D0 D0 D0 D0 D0 Q0=D3 + D D MULTIPLEER (VERİ SEÇİİ): N DET GİRİŞİ N DET SEÇİM UU, DET ÇIKIŞI OLN KOMİNSYONEL DEVREDİR. I I MULTIPLEER I I..... I N- I N- SM- S S S0 SM- S S S0 I MU I I 3 S S0 Q0 0 0 I0 0 I 0 I I3 S S0 4 GİRİŞLİ MU 7

8 I0 I I I3 S S0 4 TEN E VERİ SEÇİİ ÜYÜK OYUTT VERİ SEÇİİLER, KÜÇÜK OYUTLU VERİ SEÇİİLERİN UYGUN ŞEKİLDE ĞLNMSI İLE ELDE EDİLEİLİRLER. ÖRNEK: 8: veri seçici iki adet 4: ve bir adet : veri seçiciler kullanılarak gerçekleştirilecektir. ÖRNEK: 8: veri seçici bir adet 4: ve dört adet : veri seçiciler kullanılarak gerçekleştirilecektir. I0 I I I3 I4 I5 I6 I7 4: 4: : I0 I I I3 I4 I5 I6 I7 : : : : 4: s s0 s s0 s s 8

9 ÖRNEK: F (,,)= Σ (0,,3,5,6) FONKSİYONUNU 3 SEÇİM UÇLU MU KULLNRK GERÇEKLEYİNİZ. Vcc I I I 3 I 4 I 5 I 6 I 7 MU S S S0 GND ÖRNEK: F (,,)= Σ (0,,3,5,6) FONKSİYONUNU SEÇİM UÇLU MU KULLNRK GERÇEKLEYİNİZ. ÇÖZÜM: VE SEÇİM UUND KULLNILSIN. GİRİŞ YE ĞIMLI OLKTIR. I0 I I I I MU I Q I 3 S S0 9

10 SORU: F (,,,D)= Σ (0,,3,5,6,8,,3,4,5) FONKSİYONUNU SEÇİM UÇLU MU KULLNRK GERÇEKLEYİNİZ. PROGRMLNİLİR LOJİK DİZİ (PL) n giriş nxk sigorta nxk sigorta k adet çarpım terimi (VE kapısı) k x m sigorta m adet toplam terimi (VEY kapısı) m sigorta PL LOK DİYGRMI 3 F F 3 GİRİŞ, 3 ÇRPIM TERMİ, ÇIKIŞLI İR PL 0

11 ÖRNEK : VERİLEN FONKSİYONLRI PL İLE GERÇEKLEYİN F= + F= + ÇRPIM GİRİŞLER ÇIKIŞLR TERİMİ F F T:TRUE :OMPLEMENT T T T/ 3 F F ÖRNEK : VERİLEN FONKSİYONLRI 3 GİRİŞLİ, 4 ÇRPIM TERİMLİ, ÇIKIŞLI İR PL İLE GERÇEKLEYİN F=( + + ) F= + + ÇRPIM GİRİŞLER ÇIKIŞLR TERİMİ F F T T/ PL İÇİN PROGRM TLOSU

12 PROGRMLNİLİR DİZİ LOJİĞİ (PL) I I F F I3 I F3 F4 4 GİRİŞLİ, 4 ÇIKIŞLI VE 3 GENİŞLİKLİ VE-VEY KPISINDN OLUŞN PL W (,,,D)= + D (,,,D)= + D Y(,,,D)= + D + D Z (,,,D)= + D + D + D = W + D + D D D W W 3 F F F3 D 0 F4

13 ÇRPIM VE GİRİŞLERİ TERİMLERİ D W ÇIKIŞLR W= + D = + D Y= + D + D Z=W + D + D PL PROGRMLM TLOSU 3

Yarım Toplayıcı (Half Adder): İki adet birer bitlik sayıyı toplayan bir devredir. a: Birinci Sayı a b c s. a b. s c.

Yarım Toplayıcı (Half Adder): İki adet birer bitlik sayıyı toplayan bir devredir. a: Birinci Sayı a b c s. a b. s c. Syıl Devreler (Lojik Devreleri) Tümleştirilmiş Kominezonl Devre Elemnlrı Syıl itemlerin gerçekleştirilmeinde çokç kullnıln lojik devreler, klik ğlçlrın ir ry getirilmeiyle tümleştirilmiş devre olrk üretilirler

Detaylı

VE DEVRELER LOJİK KAPILAR

VE DEVRELER LOJİK KAPILAR ÖLÜM 3 VE DEVELEI LOJIK KPIL VE DEVELE LOJİK KPIL Sayısal devrelerin tasarımında kullanılan temel devre elemanlarına Lojik kapılar adı verilir. ir lojik kapı bir çıkış, bir veya birden fazla giriş hattına

Detaylı

ENTEGRELER (Integrated Circuits, IC) Entegre nedir, nerelerde kullanılır?...

ENTEGRELER (Integrated Circuits, IC) Entegre nedir, nerelerde kullanılır?... ENTEGRELER (Integrated Circuits, IC) Entegre nedir, nerelerde kullanılır?... İçerik Düzeni Entegre Tanımı Entegre Seviyeleri Lojik Aileler Datasheet Okuma ENTEGRE TANIMI Entegreler(IC) chip adı da verilen,

Detaylı

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ Yrd. Doç. Dr. Mustafa H.B. UÇAR 1 2. HAFTA Yrd. Doç. Dr. Mustafa Hikmet Bilgehan UÇAR Entegre Yapıları Lojik Kapılar Lojik

Detaylı

BLM 221 MANTIK DEVRELERİ

BLM 221 MANTIK DEVRELERİ 8. HAFTA BLM 221 MANTIK DEVRELERİ Prof Dr Mehmet AKBABA mehmetakbaba@karabuk.edu.tr Temel Kavramlar MULTIPLEXERS (VERİ SEÇİCİLER), ÜÇ DURUMLU BUFFERS, DECODERS (KOD ÇÖZÜCÜLER) BELLEK ELEMANLARI 2 8.2.

Detaylı

5. LOJİK KAPILAR (LOGIC GATES)

5. LOJİK KAPILAR (LOGIC GATES) 5. LOJİK KPILR (LOGIC GTES) Dijital (Sayısal) devrelerin tasarımında kullanılan temel devre elemanlarına Lojik kapılar adı verilmektedir. Her lojik kapının bir çıkışı, bir veya birden fazla girişi vardır.

Detaylı

Deney 2: Lojik Devre Analizi

Deney 2: Lojik Devre Analizi eney : Lojik evre nalizi Genel ilgiler: u deneyde, SSI (Small Scale Integration: Küçük Ölçekte Tümleştirme, - kapı) devreler kullanılarak, lojik kapıların, oole fonksiyonlarının, oole ebri aksiyom ve teoremlerinin

Detaylı

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ 4 Bitlik İki Sayının Tam Toplayıcı Entegresi ile Toplama Ve Çıkarma İşlemlerinin Yapılması Ve Sonucu Segment Display'de Gösteren Devrenin Tasarlanması Deneyin Amacı:

Detaylı

DENEY 6. İki Kapılı Devreler

DENEY 6. İki Kapılı Devreler 004 hr ULUDĞ ÜNİVERSİTESİ MÜHENDİSLİK FKÜLTESİ ELEKTRİKELEKTRONİK MÜHENDİSLİĞİ ÖLÜMÜ ELN04 Elektrik Devreleri Lorturı II 004 hr DENEY 6 İki Kpılı Devreler Deneyi Ypnın Değerlendirme dı Soydı : Ön Hzırlık

Detaylı

Kapalılık (closure) Birleşme özelliği (associative law) Yer değiştirme özelliği (commutative law) Ters (inverse) Dağılım özelliği (distributive law)

Kapalılık (closure) Birleşme özelliği (associative law) Yer değiştirme özelliği (commutative law) Ters (inverse) Dağılım özelliği (distributive law) Temel Tnımlr BİL 201 Boole Ceiri ve Temel Geçitler (Boolen Alger & Logic Gtes) Bilgisyr Mühendisligi Bölümü Hcettepe Üniversitesi Kplılık (closure) Birleşme özelliği (ssocitive lw) Yer değiştirme özelliği

Detaylı

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2 ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2 DENEYİN ADI: LOJİK FONKSİYONLARIN SADECE TEK TİP KAPILARLA (SADECE NAND (VEDEĞİL), SADECE NOR (VEYADEĞİL)) GERÇEKLENMESİ VE ARİTMETİK İŞLEM DEVRELERİ

Detaylı

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ Yrd. Doç. Dr. Mustafa Hikmet Bilgehan UÇAR 6. HAFTA BİLEŞİK MANTIK DEVRELERİ (COMBINATIONAL LOGIC) Aritmetik İşlem Devreleri

Detaylı

BİL 201 Boole Cebiri ve Temel Geçitler (Boolean Algebra & Logic Gates) Bilgisayar Mühendisligi Bölümü Hacettepe Üniversitesi

BİL 201 Boole Cebiri ve Temel Geçitler (Boolean Algebra & Logic Gates) Bilgisayar Mühendisligi Bölümü Hacettepe Üniversitesi BİL 201 Boole Cebiri ve Temel Geçitler (Boolean Algebra & Logic Gates) Bilgisayar Mühendisligi Bölümü Hacettepe Üniversitesi Temel Tanımlar Kapalılık (closure) Birleşme özelliği (associative law) Yer değiştirme

Detaylı

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ 4 Bitlik İki Sayının Tam Toplayıcı Entegresi ile Toplama Ve Çıkarma İşlemlerinin Yapılması Ve Sonucu Segment Display'de Gösteren Devrenin Tasarlanması Deneyin Amacı:

Detaylı

SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ

SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ SAYISAL DEVRE UYGULAMALARI Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ İÇİNDEKİLER ŞEKİLLER TABLOSU... vi MALZEME LİSTESİ... viii ENTEGRELER... ix 1. Direnç ve Diyotlarla Yapılan

Detaylı

Bölüm 8 Ardışıl Lojik Devre Uygulamaları

Bölüm 8 Ardışıl Lojik Devre Uygulamaları Bölüm 8 Ardışıl Lojik Devre Uygulamaları DENEY 8-1 Kayan LED Kontrolü DENEYİN AMACI 1. Kayan LED kontrol devresinin çalışma prensibini anlamak. 2. Bir kayan LED kontrol devresi gerçekleştirmek ve çalıştırmak.

Detaylı

İÇİNDEKİLER. 1-1 Lojik ve Anahtara Giriş Lojik Kapı Devreleri... 9

İÇİNDEKİLER. 1-1 Lojik ve Anahtara Giriş Lojik Kapı Devreleri... 9 İÇİNDEKİLER BÖLÜM 1 TEMEL LOJİK KAPI DENEYLERİ 1-1 Lojik ve Anahtara Giriş 1 1-2 Lojik Kapı Devreleri... 9 a. Diyot Lojiği (DL) devresi b. Direnç-Transistor Lojiği (RTL) devresi c. Diyot-Transistor Lojiği

Detaylı

DENEY 4-1 Kodlayıcı Devreler

DENEY 4-1 Kodlayıcı Devreler DENEY 4-1 Kodlayıcı Devreler DENEYİN AMACI 1. Kodlayıcı devrelerin çalışma prensibini anlamak. GENEL BİLGİLER Kodlayıcı, bir ya da daha fazla girişi alıp, belirli bir çıkış kodu üreten kombinasyonel bir

Detaylı

HD720 LOJİK DENEY KARTI UYGULAMA ÖRNEKLERİ MALZEME LİSTESİ

HD720 LOJİK DENEY KARTI UYGULAMA ÖRNEKLERİ MALZEME LİSTESİ HD720 LOJİK DNY KTI UYGULM ÖNKLİ MLZM LİSTSİ ÇIK DV ŞMSI SKI DVSİ LOJİK KPI ÇŞİTLİ Lojik kapılar genellikle entegreler içerisinde bulunurlar. Hangi lojik kapının hangi entegre içerisinde olduğu üretici

Detaylı

LOJİK DEVRELER-I III. HAFTA DENEY FÖYÜ

LOJİK DEVRELER-I III. HAFTA DENEY FÖYÜ LOJİK DEVRELER-I III. HAFTA DENEY FÖYÜ 3 Bitlik Bir Sayının mod(5)'ini Bulan Ve Sonucu Segment Display'de Gösteren Devrenin Tasarlanması Deneyin Amacı: 3 bitlik bir sayının mod(5)'e göre sonucunu bulan

Detaylı

DENEY 3a- Yarım Toplayıcı ve Tam Toplayıcı Devresi

DENEY 3a- Yarım Toplayıcı ve Tam Toplayıcı Devresi DENEY 3a- Yarım Toplayıcı ve Tam Toplayıcı Devresi DENEYİN AMACI 1. Aritmetik birimdeki yarım ve tam toplayıcıların karakteristiklerini anlamak. GENEL BİLGİLER Toplama devreleri, Yarım Toplayıcı (YT) ve

Detaylı

DENEY 3-1 Kodlayıcı Devreler

DENEY 3-1 Kodlayıcı Devreler DENEY 3-1 Kodlayıcı Devreler DENEYİN AMACI 1. Kodlayıcı devrelerin çalışma prensibini anlamak. GENEL BİLGİLER Kodlayıcı, bir ya da daha fazla girişi alıp, belirli bir çıkış kodu üreten kombinasyonel bir

Detaylı

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

Fatih University- Faculty of Engineering- Electric and Electronic Dept. SAYISAL DEVRE TASARIMI EEM Ref. Morris MANO & Michael D. CILETTI SAYISAL TASARIM 5. Baskı Fatih University- Faculty of Engineering- Electric and Electronic Dept. Birleşik Mantık Tanımı X{x, x, x, x n,}}

Detaylı

Bu deney çalışmasında kombinasyonel lojik devrelerden decoder incelenecektir.

Bu deney çalışmasında kombinasyonel lojik devrelerden decoder incelenecektir. 4.1 Ön Çalışması Deney çalışmasında yapılacak uygulamaların benzetimlerini yaparak, sonuçlarını ön çalışma raporu olarak hazırlayınız. 4.2 Deneyin Amacı MSI lojik elemanları yardımıyla kombinasyonel lojik

Detaylı

BÖLÜM 2 SAYI SİSTEMLERİ

BÖLÜM 2 SAYI SİSTEMLERİ İÇİNDEKİLER BÖLÜM 1 GİRİŞ 1.1. Lojik devre içeriği... (1) 1.1.1. Kodlama, Kod tabloları... (2) 1.1.2. Kombinezonsal Devre / Ardışıl Devre... (4) 1.1.3. Kanonik Model / Algiritmik Model... (4) 1.1.4. Tasarım

Detaylı

LOJİK KAPILAR (ANSI / IEEE-1973)

LOJİK KAPILAR (ANSI / IEEE-1973) LOJİK KPILR (NSI / IEEE-1973) VE KPISI (ND GTE) =. 0 0 0 0 1 0 1 0 0 1 1 1 VE KPISI (OR GTE) =+ 0 0 0 0 1 1 1 0 1 1 1 1 DEĞİL KPISI (NOT GTE) = 0 1 1 0 VE DEĞİL (NND GTE) =(.) 0 0 1 0 1 1 1 0 1 1 1 0 VE

Detaylı

DENEY 1a- Kod Çözücü Devreler

DENEY 1a- Kod Çözücü Devreler DENEY 1a- Kod Çözücü Devreler DENEYİN AMACI 1. Kod çözücü devrelerin çalışma prensibini anlamak. GENEL BİLGİLER Kod çözücü, belirli bir ikili sayı yada kelimenin varlığını belirlemek için kullanılan lojik

Detaylı

Deney 1: Lojik Kapıların Lojik Gerilim Seviyeleri

Deney 1: Lojik Kapıların Lojik Gerilim Seviyeleri eney : Lojik Kapıların Lojik Gerilim Seviyeleri eneyin macı: Lojik kapıların giriş ve çıkış lojik gerilim seviyelerinin ölçülmesi Genel ilgiler: ir giriş ve bir çıkışlı en basit lojik kapı olan EĞİL (NOT)

Detaylı

T.C. İstanbul Medeniyet Üniversitesi Mühendislik ve Doğa Bilimleri Fakültesi Elektrik-Elektronik Mühendisliği Bölümü

T.C. İstanbul Medeniyet Üniversitesi Mühendislik ve Doğa Bilimleri Fakültesi Elektrik-Elektronik Mühendisliği Bölümü T.C. İstanbul Medeniyet Üniversitesi Mühendislik ve Doğa Bilimleri Fakültesi Elektrik-Elektronik Mühendisliği Bölümü MANTIK DEVRELERİ TASARIMI LABORATUVARI DENEY FÖYLERİ 2018 Deney 1: MANTIK KAPILARI VE

Detaylı

OP-AMP UYGULAMA ÖRNEKLERİ

OP-AMP UYGULAMA ÖRNEKLERİ OP-AMP UYGULAMA ÖRNEKLERİ TOPLAR OP-AMP ÖRNEĞİ GERİLİM İZLEYİCİ Eşdeğer devresinden görüldüğü gibi Vo = Vi 'dir. Emiter izleyici devreye çok benzer. Bu devrenin giriş empedansı yüksek, çıkış empedansı

Detaylı

Bölüm 3 Toplama ve Çıkarma Devreleri

Bölüm 3 Toplama ve Çıkarma Devreleri Bölüm 3 Toplama ve Çıkarma Devreleri DENEY 3- Yarım ve Tam Toplayıcı Devreler DENEYİN AMACI. Aritmetik birimdeki yarım ve tam toplayıcıların karakteristiklerini anlamak. 2. Temel kapılar ve IC kullanarak

Detaylı

Şekil 1. 74LS47 entegresi bağlantı şeması

Şekil 1. 74LS47 entegresi bağlantı şeması DENEY 5: ENTEGRELERLE VERİ DAĞITICI ve KOD ÇÖZÜCÜ DEVRELER Deneyin Amaçları 74LS47 7 parçalı display entegresinin yapısını ve kod çözme işlemini öğrenmek ve deneysel olarak doğrulamak. 74LS151 veri seçici

Detaylı

SAYISAL DEVRE TASARIMI DERSİ LABORATUVARI DENEY 4: Yarım Toplayıcı ve Tam Toplayıcı Devresi

SAYISAL DEVRE TASARIMI DERSİ LABORATUVARI DENEY 4: Yarım Toplayıcı ve Tam Toplayıcı Devresi SAYISAL DEVRE TASARIMI DERSİ LABORATUVARI DENEY 4: Yarım Toplayıcı ve Tam Toplayıcı Devresi DENEYİN AMACI 1. Aritmetik birimdeki yarım ve tam toplayıcıların karakteristiklerini anlamak. GENEL BİLGİLER

Detaylı

KMU MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRELER II LABORATUVARI DENEY 1 TOPLAYICILAR - ÇIKARICILAR

KMU MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRELER II LABORATUVARI DENEY 1 TOPLAYICILAR - ÇIKARICILAR KMU MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRELER II LABORATUVARI DENEY 1 TOPLAYICILAR - ÇIKARICILAR DENEY 1: TOPLAYICILAR- ÇIKARICILAR Deneyin Amaçları Kombinasyonel lojik devrelerden

Detaylı

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ Yrd. Doç. Dr. Mustafa Hikmet Bilgehan UÇAR 1 5. HAFTA BİLEŞİK MANTIK DEVRELERİ (COMBINATIONAL LOGIC) Veri Seçiciler (Multiplexer)

Detaylı

LOJİK DEVRELER-I I. HAFTA DENEY FÖYÜ

LOJİK DEVRELER-I I. HAFTA DENEY FÖYÜ LOJİK DEVRELER-I I. HAFTA DENEY FÖYÜ Ve, Veya, Değil Kapılarının Çalışma Prensiplerinin Kavranması Deneyin Amacı: Ve, Veya, Değil kapı entegrelerinin iç yapılarının incelenmesi, gelen durumlara göre çıkış

Detaylı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı SYISL ELEKTRONİK Ege Üniversitesi Ege MYO Mekatronik Programı ÖLÜM ileşimsel Mantık Devreleri Yarım Toplayıcı İkili toplama işleini yapan devreye yarım toplayıcı adı verilir. Yarım toplayıcı girişlerine

Detaylı

Bölüm 2 Kombinasyonel Lojik Devreleri

Bölüm 2 Kombinasyonel Lojik Devreleri Bölüm 2 Kombinasyonel Lojik Devreleri DENEY 2-1 VEYA DEĞİL Kapı Devresi DENEYİN AMACI 1. VEYA DEĞİL kapıları ile diğer lojik kapıların nasıl gerçekleştirildiğini anlamak. 2. VEYA DEĞİL kapıları ile DEĞİL

Detaylı

Birleşik Devreler ve Kompleks Fonksiyonlar

Birleşik Devreler ve Kompleks Fonksiyonlar Birleşik Devreler ve Kompleks Fonksiyonlar Geri beslemesiz ve hafızasız devrelerdir. İki veya daha çok değişkenin varlığına uygun olarak bir çıkış verirler. Bu kategori içerisinde; Kod Çözücüler (Decoders)

Detaylı

BSE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates And Logic Circuits)

BSE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates And Logic Circuits) SE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates nd Logic Circuits) Sakarya Üniversitesi Lojik Kapılar - maçlar Lojik kapıları ve lojik devreleri tanıtmak Temel işlemler olarak VE,

Detaylı

6. Fiziksel gerçeklemede elde edilen sonuç fonksiyonlara ilişkin lojik devre şeması çizilir.

6. Fiziksel gerçeklemede elde edilen sonuç fonksiyonlara ilişkin lojik devre şeması çizilir. 5. KOMBİNEZONSAL LOJİK DEVRE TASARIMI 5.1. Kombinezonsal Devre Tasarımı 1. Problem sözle tanıtılır, 2. Giriş ve çıkış değişkenlerinin sayısı belirlenir ve adlandırılır, 3. Probleme ilişkin doğruluk tablosu

Detaylı

SELÇUK ÜNİVERSİTESİ MÜHENDİSLİK-MİMARLIK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELER DERS NOTLARI

SELÇUK ÜNİVERSİTESİ MÜHENDİSLİK-MİMARLIK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELER DERS NOTLARI SELÇUK ÜNİVERSİTESİ MÜHENDİSLİK-MİMARLIK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELER DERS NOTLARI Konya- 2010 KONULAR 1. Analog ve Sayısal (Dijital) Sistemler 2. Sayı Sistemleri, Toplama,

Detaylı

DENEY 6 THEVENIN, NORTON, DOĞRUSALLIK VE TOPLAMSALLIK KURAMLARININ UYGULAMALARI

DENEY 6 THEVENIN, NORTON, DOĞRUSALLIK VE TOPLAMSALLIK KURAMLARININ UYGULAMALARI T.C. Mltepe Üniversitesi Mühendislik ve Doğ Bilimleri Fkültesi Elektrik-Elektronik Mühendisliği Bölümü ELK 201 DEVRE TEORİSİ DERSİ LABORATUVARI DENEY 6 THEVENIN, NORTON, DOĞRUSALLIK VE TOPLAMSALLIK KURAMLARININ

Detaylı

25. Aşağıdaki çıkarma işlemlerini doğrudan çıkarma yöntemi ile yapınız.

25. Aşağıdaki çıkarma işlemlerini doğrudan çıkarma yöntemi ile yapınız. BÖLÜM. Büyüklüklerin genel özellikleri nelerdir? 2. Analog büyüklük, analog işaret, analog sistem ve analog gösterge terimlerini açıklayınız. 3. Analog sisteme etrafınızdaki veya günlük hayatta kullandığınız

Detaylı

DENEY 5: KOD DÖNÜŞTÜRÜCÜLERİN TASARIMI

DENEY 5: KOD DÖNÜŞTÜRÜCÜLERİN TASARIMI DENEY 5: KOD DÖNÜŞTÜRÜCÜLERİN TASARIMI 1 Amaç Gray Kod dan İkili Kod a dönüştürücü tasarlamak ve gerçekleştirmek İkili Kod'dan 7-Bölmeli Gösterge ye (7-Segment Display) dönüştürücü tasarlamak ve gerçekleştirmek.

Detaylı

GENEL BİLGİ: GEREKLİ MALZEMELER:

GENEL BİLGİ: GEREKLİ MALZEMELER: GENEL BİLGİ: Ondalık haneler için ikili kodlar en az dört bit gerektirmektedir. Dört veya daha fazla bitin olası on ayrı birleşimle düzenlenmesiyle çok çeşitli kodlar elde edilebilir. BCD (ikili kodlu

Detaylı

1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek.

1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek. DENEY 7-2 Sayıcılar DENEYİN AMACI 1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek. GENEL BİLGİLER Sayıcılar, flip-floplar

Detaylı

4. KOMBİNEZONSAL LOJİK DEVRELER. v Giriş. v Çıkış Sayısal Lojik Kapı Devreleri DEĞİL Kapısı VE DEĞİL Kapısı

4. KOMBİNEZONSAL LOJİK DEVRELER. v Giriş. v Çıkış Sayısal Lojik Kapı Devreleri DEĞİL Kapısı VE DEĞİL Kapısı 4.1.1. DEĞİL Kpısı 4. KOMBİNEZONSAL LOJİK DEVRELER 4.1. Syısl Lojik Kpı Devreleri Günümüze yygın olrk kullnıln syısl lojik ümleşik evreler Tmmlyn mel-oksi rnsisorlr CMOS Complemenry Mel-Oxie Semionuor

Detaylı

T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1

T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1 T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1 TEMEL LOJİK ELEMANLAR VE UYGULAMALARI DENEY SORUMLUSU Arş. Gör. Erdem ARSLAN Arş. Gör.

Detaylı

Bölüm 4 Aritmetik Devreler

Bölüm 4 Aritmetik Devreler Bölüm 4 Aritmetik Devreler DENEY 4- Aritmetik Lojik Ünite Devresi DENEYİN AMACI. Aritmetik lojik birimin (ALU) işlevlerini ve uygulamalarını anlamak. 2. 748 ALU tümdevresi ile aritmetik ve lojik işlemler

Detaylı

DENEY 6: VERİ SEÇİCİLER İLE TASARIM

DENEY 6: VERİ SEÇİCİLER İLE TASARIM DENEY 6: VERİ SEÇİCİLER İLE TASARIM 1 Amaç Mantıksal devre tasarımı ve veri seçiciler (çoklayıcı, multiplexer veya mux) ile gerçeklenmesi. Aynı giriş değerlerinden çoklu çıkış veren mantıksal devre uygulaması

Detaylı

Deney 6: Ardışıl Devre Analizi

Deney 6: Ardışıl Devre Analizi Deney 6: Ardışıl Devre Analizi Genel Bilgiler: Lojik devre derslerinde de görüldüğü gibi bir ardışıl devrenin analizi matematiksel model, durum tablosu veya durum diyagramı yardımıyla üç farklı biçimde

Detaylı

DENEY 2-5 Karşılaştırıcı Devre

DENEY 2-5 Karşılaştırıcı Devre DENEY 2-5 Karşılaştırıcı Devre DENEYİN AMACI 1. Dijital karşılaştırıcıların çalışma prensiplerini ve yapısını anlamak. GENEL BİLGİLER Bir karşılaştırma yapabilmek için en az iki sayı gereklidir. En basit

Detaylı

İnönü Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü

İnönü Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü İnönü Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü 00223 - Mantık Devreleri Tasarımı Laboratuar Föyleri Numara: Ad Soyad: Arş. Grv. Bilal ŞENOL Devre Kurma Alanı Arş. Grv. Bilal ŞENOL

Detaylı

BM217 SAYISAL TASARIM DERSİ LABORATUVAR DENEYLERİ

BM217 SAYISAL TASARIM DERSİ LABORATUVAR DENEYLERİ BİLECİK ŞEYH EDEBALİ ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BM217 SAYISAL TASARIM DERSİ LABORATUVAR DENEYLERİ Yrd. Doç. Dr. Emre DANDIL İÇİNDEKİLER ŞEKİLLER TABLOSU... vi MALZEME LİSTESİ... viii ENTEGRELER...

Detaylı

Mantık Devreleri Laboratuarı

Mantık Devreleri Laboratuarı 2013 2014 Mantık Devreleri Laboratuarı Ders Sorumlusu: Prof. Dr. Mehmet AKBABA Laboratuar Sorumlusu: Emrullah SONUÇ İÇİNDEKİLER Deney 1: 'DEĞİL', 'VE', 'VEYA', 'VE DEĞİL', 'VEYA DEĞİL' KAPILARI... 3 1.0.

Detaylı

SAYISAL ELEKTRONİK BÖLÜM 6 BİRLEŞİK DEVRELER (COMBİNATIONAL)

SAYISAL ELEKTRONİK BÖLÜM 6 BİRLEŞİK DEVRELER (COMBİNATIONAL) ÖLÜM 6 İRLEŞİK EVRELER (OMİNTIONL) 128 6.1 RİTMETİK ÜNİTELER Toplama, çıkarma,çarpma ve bölme gibi aritmetik işlemleri yapan sayısal devrelere aritmetik devreler adı verilir. Sayısal sistemlerde temel

Detaylı

Şekil XNOR Kapısı ve doğruluk tablosu

Şekil XNOR Kapısı ve doğruluk tablosu DENEY 2: KARŞILAŞTIRICILAR Deneyin Amaçları KarĢılaĢtırıcıların kavramını, içeriğini ve mantığını öğrenmek. Ġki bir karģılaģtırıcı uygulaması yaparak sonuçları deneysel olarak doğrulamak. Deney Malzemeleri

Detaylı

THÉVENİN, NORTON, MAKSİMUM GÜÇ TEOREMİ ve DEVRE PARAMETRELERİ

THÉVENİN, NORTON, MAKSİMUM GÜÇ TEOREMİ ve DEVRE PARAMETRELERİ DENEY NO: 4 THÉENİN, NORTON, MAKSİMUM GÜÇ TEOREMİ ve DERE PARAMETRELERİ Mlzeme ve Cihz Litei:. 330 direnç det. k direnç 3 det 3.. k direnç det 4. 3.3 k direnç det 5. 5.6 k direnç det 6. 0 k direnç det

Detaylı

Boole Cebri. Muhammet Baykara

Boole Cebri. Muhammet Baykara Boole Cebri Boolean Cebri, Mantıksal Bağlaçlar, Lojik Kapılar ve Çalışma Mantıkları, Doğruluk Tabloları, Boole Cebri Teoremleri, Lojik İfadelerin Sadeleştirilmeleri Muhammet Baykara mbaykara@firat.edu.tr

Detaylı

DÜZCE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ

DÜZCE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ DÜZCE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BM206 SAYISAL ELEKTRONİK DERSİ LABORATUVAR DENEY RAPORU Deney Tarihi Rapor Teslim Tarihi DENEY FÖYÜ 1 Grup Adı Grup Üyeleri Bilgileri

Detaylı

DENEY 4: TOPLAYICILAR, ÇIKARICILAR VE KARŞILAŞTIRICILAR

DENEY 4: TOPLAYICILAR, ÇIKARICILAR VE KARŞILAŞTIRICILAR DENEY 4: TOPLAYICILAR, ÇIKARICILAR VE KARŞILAŞTIRICILAR 1 Amaç Toplayıcı ve çıkarıcı devreleri kurmak ve denemek. Büyüklük karşılaştırıcı devreleri kurmak ve denemek. 2 Kullanılan Malzemeler 7404 Altılı

Detaylı

LOJİK DEVRELER-I II. HAFTA DENEY FÖYÜ

LOJİK DEVRELER-I II. HAFTA DENEY FÖYÜ LOJİK DEVRELER-I II. HAFTA DENEY FÖYÜ 2 Bitlik Bir Sayının Karesini Bulan Devrenin Tasarlanması Deneyin Amacı: 2 bitlik bir sayının karesini hesaplayan devrenin tasarlanması, doğruluk tablosunun çıkartılması,

Detaylı

BÖLÜM 5 - LOJİK KAPILAR VE LOJİK DEVRELER (LOGİC CİRCUİTS)

BÖLÜM 5 - LOJİK KAPILAR VE LOJİK DEVRELER (LOGİC CİRCUİTS) SYISL TSRIM-I 5.HFT BÖLÜM 5 - LOJİK KPILR VE LOJİK DEVRELER (LOGİC CİRCUİTS) İÇERİK: GTES ND LOGİC VEY İşlemi ve VEY Kapısı VE İşlemi ve VE Kapısı DEĞİL İşlemi ve DEĞİL Kapısı VEDEĞİL Kapısı VEYDEĞİL (NOR)

Detaylı

DOĞRULUK TABLOLARI (TRUTH TABLE)

DOĞRULUK TABLOLARI (TRUTH TABLE) LOJİK KAPILAR DOĞRULUK TABLOLARI (TRUTH TABLE) Doğruluk tabloları sayısal devrelerin tasarımında ve analizinde kullanılan en basit ve faydalı yöntemdir. Doğruluk tablosu giriş değişkenlerini alabileceği

Detaylı

Bölüm 5 Kodlayıcılar ve Kod Çözücüler

Bölüm 5 Kodlayıcılar ve Kod Çözücüler Bölüm 5 Kodlayıcılar ve Kod Çözücüler DENEY 5- Kodlayıcı Devreler DENEYİN AMACI. Kodlayıcı devrelerin çalışma prensibini anlamak. 2. Temel kapılar ve IC kullanarak kodlayıcı gerçekleştirmek GENE BİGİER

Detaylı

BAHAR DÖNEMİ MANTIK DEVRELERİ LABORATUVARI DENEY FÖYÜ BALIKESİR ÜNİVERSİTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ

BAHAR DÖNEMİ MANTIK DEVRELERİ LABORATUVARI DENEY FÖYÜ BALIKESİR ÜNİVERSİTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ 2017-2018 BAHAR DÖNEMİ MANTIK DEVRELERİ LABORATUVARI DENEY FÖYÜ BALIKESİR ÜNİVERSİTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ KL-22001 Ana Modül DC Güç Kaynağı: Modüllere yapılacak olan 5V ve/veya 12V beslemeler

Detaylı

SAYISAL ANALİZ. Matris ve Determinant

SAYISAL ANALİZ. Matris ve Determinant SAYISAL ANALİZ Mtris ve Determinnt Syısl Anliz MATLAB ile Temel Mtris İşlemleri Genel Mtris Oluşturm Özel Mtris Oluşturm zeros komutu ile sıfırlr mtrisi ones komutu ile birler mtrisi eye komutu ile birim

Detaylı

Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi. Sayısal Elektronik

Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi. Sayısal Elektronik Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi Sayısal Elektronik Günümüz Elektroniği Analog ve Sayısal olmak üzere iki temel türde incelenebilir. Analog büyüklükler sonsuz sayıda değeri içermesine

Detaylı

8.HAFTA MANTIKSAL KAPI DEVRELERİ

8.HAFTA MANTIKSAL KAPI DEVRELERİ 8.HAFTA MANTIKSAL KAPI DEVRELERİ Sayısal elektroniğin temelini lojik(mantık) kapılar oluģturmaktadır. Sayısal devreler lojik kapılar kullanılarak elde edilir. Lojik kapıların iyi bilinmesi fonksiyonlarının

Detaylı

BÖLÜM 10 KAYDEDİCİLER (REGİSTERS) SAYISAL TASARIM. Bu bölümde aşağıdaki konular anlatılacaktır

BÖLÜM 10 KAYDEDİCİLER (REGİSTERS) SAYISAL TASARIM. Bu bölümde aşağıdaki konular anlatılacaktır erin BÖLÜM 10 KYEİCİLER (REGİSTERS) Bu bölümde aşağıdaki konular anlatılacaktır Kaydedicilerin(Registers) bilgi giriş çıkışına göre ve kaydırma yönüne göre sınıflandırılması. Sağa kaydırmalı kaydedici(right

Detaylı

Elektrik Elektronik Mühendisliği Bölümü Lojik Devre Laboratuarı DENEY-2 TEMEL KAPI DEVRELERİ KULLANILARAK LOJİK FONKSİYONLARIN GERÇEKLEŞTİRİLMESİ

Elektrik Elektronik Mühendisliği Bölümü Lojik Devre Laboratuarı DENEY-2 TEMEL KAPI DEVRELERİ KULLANILARAK LOJİK FONKSİYONLARIN GERÇEKLEŞTİRİLMESİ 2.1 Ön Çalışma Deney çalışmasında yapılacak uygulamaların benzetimlerini yaparak, sonuçlarını ön çalışma raporu olarak hazırlayınız. 2.2 Deneyin Amacı Tümleşik devre olarak üretilmiş kapı devreleri kullanarak;

Detaylı

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi DERS NOTLARI Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi DERS-6 28.03.2016 Lojik Kapılar (Gates) Lojik devrelerin en temel elemanı, lojik kapılardır. Kapılar, lojik değişkenlerin değerlerini

Detaylı

1 ELEKTRONİK KAVRAMLAR

1 ELEKTRONİK KAVRAMLAR İÇİNDEKİLER VII İÇİNDEKİLER 1 ELEKTRONİK KAVRAMLAR 1 Giriş 1 Atomun Yapısı, İletkenler ve Yarı İletkenler 2 Atomun Yapısı 2 İletkenler 3 Yarı İletkenler 5 Sayısal Değerler (I/O) 8 Dalga Şekilleri 9 Kare

Detaylı

DENEY 2 OHM YASASI UYGULAMASI

DENEY 2 OHM YASASI UYGULAMASI T.C. Mltepe Üniversitesi Mühendislik ve Doğ Bilimleri Fkültesi Elektrik-Elektronik Mühendisliği Bölümü ELK 201 DEVRE TEORİSİ DERSİ LABORATUVARI DENEY 2 OHM YASASI UYGULAMASI Hzırlynlr: B. Demir Öner Sime

Detaylı

BİLGİSAYAR MİMARİSİ. İkili Kodlama ve Mantık Devreleri. Özer Çelik Matematik-Bilgisayar Bölümü

BİLGİSAYAR MİMARİSİ. İkili Kodlama ve Mantık Devreleri. Özer Çelik Matematik-Bilgisayar Bölümü BİLGİSAYAR MİMARİSİ İkili Kodlama ve Mantık Devreleri Özer Çelik Matematik-Bilgisayar Bölümü Kodlama Kodlama, iki küme elemanları arasında karşılıklığı kesin olarak belirtilen kurallar bütünüdür diye tanımlanabilir.

Detaylı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı SYISL ELEKTRONİK Ege Üniversitesi Ege MYO Mekatronik Programı ÖLÜM 3 Mantık Geçitleri Değil (Inverter) Geçidi İnverter geçidi oolean NOT işlemini yapar. Giriş YÜKSEK olduğunda çıkışını DÜŞÜK, giriş DÜŞÜK

Detaylı

İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER

İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER DENEY 3 GİRİŞ Bu deneyde kurulacak devreler ile işaretsiz ve işaretli ikili sayılar üzerinde aritmetik işlemler yapılacak; işaret, elde, borç, taşma kavramları incelenecektir.

Detaylı

DENEY 2-1 VEYA DEĞİL Kapı Devresi

DENEY 2-1 VEYA DEĞİL Kapı Devresi DENEY 2-1 VEYA DEĞİL Kapı Devresi DENEYİN AMACI 1. VEYA DEĞİL kapıları ile diğer lojik kapıların nasıl gerçekleştirildiğini anlamak. GENEL BİLGİLER VEYA DEĞİL kapısının sembolü, Şekil 2-1 de gösterilmiştir.

Detaylı

SAYISAL DEVRELER. Analog - Sayısal (Dijital) İşaretler:

SAYISAL DEVRELER. Analog - Sayısal (Dijital) İşaretler: SYISL DEVRELER Yrd.Doç.Dr. Feza UZLU İstanbul Teknik Üniversitesi ilgisayar Mühendisliği ölümü www.buzluca.info/sayisal. nalog - Sayısal (Dijital) İşaretler: Gerçek dünyada karşılaştığımız bir çok fiziksel

Detaylı

Çevre ve Alan. İlköğretim 6. Sınıf

Çevre ve Alan. İlköğretim 6. Sınıf Çevre ve Aln İlköğretim 6. Sınıf Çevre Merhb,ilk olrk seninle birlikte evin çevresini bulmy çlışlım Kırmızı çizgiler evin çevre uzunluğunu verir. Çevre Şimdi sır futbol shsınd Çevre Şimdi,Keloğlnın Pmuk

Detaylı

S1:10, S2:30, S3:20, S4:40 Puan Süre: 100 dakika 17 Nisan 2008

S1:10, S2:30, S3:20, S4:40 Puan Süre: 100 dakika 17 Nisan 2008 Mikroişlmi Sistmlr Viz Sınvı S1:10, S2:30, S3:20, S4:40 Pun Sür: 100 kik 17 Nisn 2008 1) 18-45 işlmini ikili tn rçklyiniz. 18 00010010 45 00101101-45 için 2 y tümlyn lınır; 1 tümlm 11010010, sonr un 1

Detaylı

LOJİK DEVRELERDE SORUNLAR ve GİDERİLMESİ

LOJİK DEVRELERDE SORUNLAR ve GİDERİLMESİ Krdeniz Teknik Üniversitesi Bilgisyr Mühendisliği Bölümü Syısl Tsrım Lorturı LOJİK DEVRELERDE SORUNLAR ve GİDERİLMESİ 1. Giriş Şimdiye kdr ypıln teorik kominsyonel devre tsrımlrınd girişe uygulnn tüm işretlerin

Detaylı

3. BOOLE CEBRĐ A Z. Şekil 3-3 DEĞĐL işleminin anahtar devrelerindeki karşılığı

3. BOOLE CEBRĐ A Z. Şekil 3-3 DEĞĐL işleminin anahtar devrelerindeki karşılığı 3. BOOLE CEBRĐ B Z 1854 yılınd mtemtikçi ve filozof George Boole, mntığın sistemtik olrk inelenmesi için şimdi Boole eri dediğimiz ir eir sistemi geliştirdi. Sonr 1938 yılınd C. E. Shnnon, nhtrlm eri denilen

Detaylı

Mikroişlemcili Sistemler ve Laboratuvarı

Mikroişlemcili Sistemler ve Laboratuvarı SAKARYA ÜNİVERSİTESİ Bilgisayar ve Bilişim Bilimleri Fakültesi Bilgisayar Mühendisliği Bölümü Mikroişlemcili Sistemler ve Laboratuvarı Hafta04 : 8255 ve Bellek Organizasyonu Doç.Dr. Ahmet Turan ÖZCERİT

Detaylı

1. DENEY-1: DİYOT UYGULAMALARI

1. DENEY-1: DİYOT UYGULAMALARI . DENEY-: DİYOT UYGULAMALARI Deneyin Amacı: Diyotun devrede kullanımı.. DC ileri/geri Öngerilim Diyot Devreleri: Şekil. deki devreyi kurunuz. Devreye E = +5V DC gerilim uygulayınız. Devrenin çıkış gerilimini

Detaylı

Bölüm 6 Multiplexer ve Demultiplexer

Bölüm 6 Multiplexer ve Demultiplexer Bölüm 6 Multiplexer ve Demultiplexer DENEY 6- Multiplexer Devreleri DENEYİN AMACI. Multiplexer ın çalışma prensiplerini anlamak. 2. Lojik kapıları ve TTL tümdevre kullanarak multiplexer gerçekleştirmek.

Detaylı

(Random-Access Memory)

(Random-Access Memory) BELLEK (Memory) Ardışıl devreler bellek elemanının varlığı üzerine kuruludur Bir flip-flop sadece bir bitlik bir bilgi tutabilir Bir saklayıcı (register) bir sözcük (word) tutabilir (genellikle 32-64 bit)

Detaylı

Bölüm 1 Temel Lojik Kap Deneyleri

Bölüm 1 Temel Lojik Kap Deneyleri Bölüm 1 Temel Lojik Kap Deneyleri DENEY 1-1 Lojik ve Anahtarlara Giri DENEY N AMACI 1. Dijital ve analog sinyal fonksiyonlar n n nas l oldu unu anlamak. 2. Anahtar ve lojik aras ndaki ili kiyi anlamak.

Detaylı

DENEY 4: TOPLAYICILAR, ÇIKARICILAR VE KARŞILAŞTIRICILAR

DENEY 4: TOPLAYICILAR, ÇIKARICILAR VE KARŞILAŞTIRICILAR DENEY 4: TOPLAYICILAR, ÇIKARICILAR VE KARŞILAŞTIRICILAR 1 Amaç Toplayıcı ve çıkarıcı devreleri kurmak ve denemek. Büyüklük karşılaştırıcı devreleri kurmak ve denemek. 2 Kullanılan Malzemeler 7404 Altılı

Detaylı

ArĢ. Gör. Mehmet Zeki KONYAR ArĢ. Gör. Sümeyya ĠLKĠN

ArĢ. Gör. Mehmet Zeki KONYAR ArĢ. Gör. Sümeyya ĠLKĠN Dersin Öğretim Üyesi Laboratuvar Sorumluları : Yrd. Doç. Dr. Adnan SONDAġ : ArĢ. Gör. Bahadır SALMANKURT ArĢ. Gör. Mehmet Zeki KONYAR ArĢ. Gör. Sümeyya ĠLKĠN Ġçindekiler DENEY 1: MANTIK DEVRELERİNE GİRİŞ...

Detaylı

SAYI SİSTEMLERİ ve BOOLE CEBİRİ 1+1=1 ÖĞR.GÖR. GÜNAY TEMÜR - TEKNOLOJİ F. / BİLGİSAYAR MÜH.

SAYI SİSTEMLERİ ve BOOLE CEBİRİ 1+1=1 ÖĞR.GÖR. GÜNAY TEMÜR - TEKNOLOJİ F. / BİLGİSAYAR MÜH. SAYI SİSTEMLERİ ve BOOLE CEBİRİ 1+1=1 Ders Konusu 1854 yılında George Boole tarafından özellikle lojik devrelerde kullanılmak üzere ortaya konulmuş bir matematiksel sistemdir. İkilik Sayı Sistemi Çoğu

Detaylı

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi Deneyin Amacı: Temel kapı devrelerinin incelenmesi, deneysel olarak kapıların gerçeklenmesi ve doğruluk tablolarının elde edilmesidir. Deney Malzemeleri:

Detaylı

ü İİ İ Ü ü ü ö ü ü İ Ö ü ö ö ü ö ö ü ü ü ü ö ö üü ü üü ü ö ö ü ö Ü ü ü İ ö Ö ü ü ü ü İ İ ö ü Ö ü ü ü ü ö ö Ş ö ü ü ü ö ü Ç ö ü ü ü ü ü ü ü ü ü ü ö ö ü ü ö ü ü ü Ü ü ü Ş ü ü ü ü üü ü ö ü İ ö ö üü ü ü Ç

Detaylı

Ğ Ü Ş Ş Ü Ş Ş Ü Ü Ş Ş Ç Ş Ş Ğ Ü Ö Ö Ş Ü Ç Ş Ü Ş Ş Ş Ö Ş Ü Ş Ö Ü Ş Ç « Ö Ö Ş « Ü Ü Ü Ü Ü «Ü Ş Ü «Ö Ö Ç Ö Ö Ö Ö Ö Ş Ü Ç Ş Ç Ş Ö Ö Ü Ğ ÜŞ «Ü Ç Ç Ç Ç Ö Ö Ğ Ö Ö Ö Ö » Ü Ü Ü Ü Ş Ğ Ü Ç Ö « Ç Ö Ü Ş Ö Ş

Detaylı

Ö ö Ü Ü ÜÜ ö Ö ö ö Ş « ö Ö ö Ö Ö ö ö Ç Ö Ö Ş Ö Ö Ş Ş Ö Ç Ş Ş Ş ö Ö ö Ç ö ö Ö Ö ö ö Ö Ç ö ö Ö Ö Ö» ö ö ö ö Ö ö ö ö ö ö ö ö ö ö ö ö Ö ö Ö Ö Ö Ö Ö Ö ö Ş Ş ö Ş Ş ö ö ö ö Ş Ö Ö ö Ş ö Ş ö ö Ş Ş ö ö ö ö Ö Ş Ö

Detaylı

ö ü ş ç» ş ü ü ü ü ç» Ö Ö Ç ş Ö Ü ş ü ü ü ü ü ü ş ü ü ü ü ü üü ö ç ş ö ü ş ç ş ü ü ü ü ç» ü ü ş Ö Ö Ç ü ü ü Ö ü ü ü ü ö ü ö ü ü ü Ü ü ü ü ü ü ü ü ü ü ü ü ü ç ü ü üü ö ç ş Ö Ü ç ü ç ö ö Ç ü ü ü ü ü ö ü

Detaylı