ANKARA ÜNİVERSİTESİ GAMA MESLEK YÜKSEKOULU

Benzer belgeler
5. LOJİK KAPILAR (LOGIC GATES)

Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi. Sayısal Elektronik

8.HAFTA MANTIKSAL KAPI DEVRELERİ

ANKARA ÜNİVERSİTESİ GAMA MESLEK YÜKSEKOULU

DOĞRULUK TABLOLARI (TRUTH TABLE)

Yarı İletkenler ve Temel Mantıksal (Lojik) Yapılar. Bilgisayar Mühendisliğine Giriş 1

NECMETTİN ERBAKAN ÜNİVERSİTESİ MÜHENDİSLİK MİMARLIK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY FÖYÜ

EEM309 SAYISAL ELEKTRONİK LABORATUARI. AND (VE) Kapısı VE kapısı, mantıksal çarpma işlemi yapmaktadır.

BSE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates And Logic Circuits)

ELEKTRİK-ELEKTRONİK TEKNOLOJİSİ

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1

DENEY 1-3 ÖZEL VEYA KAPI DEVRESİ

SAYISAL DEVRE TASARIMI LABORATUVARI DENEY 1: TEMEL LOJİK KAPI KARAKTERİSTİKLERİNİN ÖLÇÜMÜ

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek.

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi

Mantık fonksiyonlarından devre çizimi 6 Çizilmiş bir devrenin mantık fonksiyonunun bulunması

T.C. MİLLÎ EĞİTİM BAKANLIĞI

DENEY #1 LOJİK KAPILAR. Lojik kapılarının doğruluk tablosunu oluşturmak

(VEYA-DEĞİL kapısı) (Exlusive OR kapısı) (Exlusive NOR kapısı)

ANKARA ÜNİVERSİTESİ GAMA MESLEK YÜKSEKOULU

SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ

SAYI SİSTEMLERİ ve BOOLE CEBİRİ 1+1=1 ÖĞR.GÖR. GÜNAY TEMÜR - TEKNOLOJİ F. / BİLGİSAYAR MÜH.

Bölüm 1 Temel Lojik Kapılar

ENTEGRELER (Integrated Circuits, IC) Entegre nedir, nerelerde kullanılır?...

9- ANALOG DEVRE ELEMANLARI

HARRAN ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ

BİLGİSAYAR MİMARİSİ. İkili Kodlama ve Mantık Devreleri. Özer Çelik Matematik-Bilgisayar Bölümü

GENEL BİLGİ: GEREKLİ MALZEMELER:

DENEY 2-1 VEYA DEĞİL Kapı Devresi

Bölüm 2 Kombinasyonel Lojik Devreleri

25. Aşağıdaki çıkarma işlemlerini doğrudan çıkarma yöntemi ile yapınız.

A.Ü. GAMA MYO. Elektrik ve Enerji Bölümü GÜÇ ELEKTRONİĞİ 3. HAFTA

T.C HİTİT ÜNİVERSİTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ ELEKTRONİK DEVRELER 1 LAB. DENEY FÖYÜ DENEY-1:DİYOT

Temel Mantık Kapıları

OP-AMP UYGULAMA ÖRNEKLERİ

Bölüm 6 Multiplexer ve Demultiplexer

Lojik Kapılar ve Lojik Devreler (Logic Gates And Logic Circuits)

Bu deney çalışmasında kombinasyonel lojik devrelerden decoder incelenecektir.

BOOLEAN İŞLEMLERİ Boolean matematiği sayısal sistemlerin analizinde ve anlaşılmasında kullanılan temel sistemdir.

Boole Cebri. Muhammet Baykara

TRANSİSTÖRLERİN KUTUPLANMASI

Mantık Devreleri Laboratuarı

Küçük sinyal analizi transistörü AC domende temsilş etmek için kullanılan modelleri içerir.

4. Sunum: AC Kalıcı Durum Analizi. Kaynak: Temel Mühendislik Devre Analizi, J. David IRWIN-R. Mark NELMS, Nobel Akademik Yayıncılık

Deney 1: Lojik Kapıların Lojik Gerilim Seviyeleri

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2

VE DEVRELER LOJİK KAPILAR

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi

Proje #2 - Lojik Devre Benzetimi

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ

Katlı Giriş Geçitleri

SAYISAL DEVRE TASARIMI DERSİ LABORATUVARI DENEY 4: Yarım Toplayıcı ve Tam Toplayıcı Devresi

LOJİK İFADENİN VE-DEĞİL VEYA VEYA-DEĞİL LOJİK DİYAGRAMLARINA DÖNÜŞTÜRÜLMESİ

BM217 SAYISAL TASARIM DERSİ LABORATUVAR DENEYLERİ

MİNTERİM VE MAXİTERİM

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ

DENEY 3a- Yarım Toplayıcı ve Tam Toplayıcı Devresi

1. SAYISAL SİSTEMLERE GİRİŞ

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

DENEY-6 LOJİK KAPILAR VE İKİLİ DEVRELER

11. Sunum: İki Kapılı Devreler. Kaynak: Temel Mühendislik Devre Analizi, J. David IRWIN-R. Mark NELMS, Nobel Akademik Yayıncılık

Valans elektronları kimyasal reaksiyona ve malzemenin yapısına katkı sağlar.

DC motorların sürülmesi ve sürücü devreleri

Elektrik akımı ve etkileri Elektrik alanı ve etkileri Manyetik alan ve etkileri

Deney 2: FET in DC ve AC Analizi

Ders Adı Kodu Yarıyılı T+U Saati Ulusal Kredisi AKTS. Dijital Elektronik EEE

İletken, Yalıtkan ve Yarı İletken

1. DENEY-1: DİYOT UYGULAMALARI

T.C. ULUDAĞ ÜNĠVERSĠTESĠ MÜHENDĠSLĠK MĠMARLIK FAKÜLTESĠ ELEKTRONĠK MÜHENDĠSLĠĞĠ BÖLÜMÜ ELEKTRONĠK DEVRELERĠ LABORATUVARI I

6. TRANSİSTÖRÜN İNCELENMESİ

Bölüm 3 Toplama ve Çıkarma Devreleri

DENEY 1a- Kod Çözücü Devreler

Deneyin amacı, Thevenin ve Norton Teoremlerinin öğrenilmesi ve laboratuar ortamında test edilerek sonuçlarının analiz edilmesidir.

Yarıiletken devre elemanlarında en çok kullanılan maddeler;

BMT104 ELEKTRONİK DEVRELER DERSİ LABORATUVAR UYGULAMALARI

BÖLÜM 2 İKİNCİ DERECEDEN FİLTRELER

Deney 3: Diyotlar ve Diyot Uygulamaları. Amaç: Araç ve Malzeme: Teori:

18. FLİP FLOP LAR (FLIP FLOPS)

NEAR EAST UNIVERSITY LOJİK DEVRELER BMT 110 DERS NOTLARI

DENEY 2-5 Karşılaştırıcı Devre

DENEY in lojik iç şeması: Sekil 2

ANALOG VE SAYISAL KAVRAMLARI

Metal Oksitli Alan Etkili Transistör (Mosfet) Temel Yapısı ve Çalışması

DİJİTAL ELEKTRONİK LABORATUVARI DENEY FÖYÜ

2- İşverenler işyerlerinde meydana gelen bir iş kazasını en geç kaç iş günü içerisinde ilgili bölge müdürlüğüne bildirmek zorundadır?

Per-unit değerlerin avantajları

Bu deneyde alan etkili transistörlerin DC ve AC akım-gerilim karakteristikleri incelenecektir.

A.Ü. GAMA MYO. Elektrik ve Enerji Bölümü GÜÇ ELEKTRONİĞİ 2. HAFTA

T.C. MĠLLÎ EĞĠTĠM BAKANLIĞI UÇAK BAKIM SAYI SĠSTEMLERĠ VE DATA ÇEVĠRĠCĠLER 523EO0004

LABORATUVAR DENEYLERİ

DERS BİLGİ FORMU ASENKRON VE SENKRON MAKİNALAR ( ) ELEKTRİK VE ENERJİ. Okul Eğitimi Süresi

Boolean Mantık Tasarımlarının PLC Üzerinde Gerçeklenmeleri A + A = 1...(7) A. A = 0 (8)

DENEY 21 IC Zamanlayıcı Devre

SAYISAL DEVRELERE GİRİŞ ANALOG VE SAYISAL KAVRAMLARI (ANALOG AND DIGITAL) Sakarya Üniversitesi

6. Bölüm: Alan Etkili Transistörler. Doç. Dr. Ersan KABALCI

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

Şekil 1. Geri beslemeli yükselteçlerin genel yapısı

Öğrenim Kazanımları Bu programı başarı ile tamamlayan öğrenci;

Çukurova Üniversitesi Biyomedikal Mühendisliği

Transkript:

ANKARA ÜNİVERSİTESİ GAMA MESLEK YÜKSEKOULU BMT109 SAYISAL ELEKTRONİK Öğr.Gör.Uğur YEDEKÇİOğLU

MANTIKSAL KAPI DEVRELERİ Dijital elektroniğin temelini lojik(mantık) kapılar oluşturmaktadır. Dijital devreler lojik kapılar kullanılarak elde edilir. Lojik kapıların iyi bilinmesi fonksiyonlarının ve özelliklerinin kavranması ilerde devre tasarımında çok büyük kolaylık sağlayacaktır.

MANTIKSAL KAPI DEVRELERİ Kapılar, entegre ((IC) ıntegrated cırcuıt)) denilen yarı iletken elemanların içinde bulunmakla birlikte direnç, diyot, transistör kullanmak suretiyle de lojik kapılar oluşturmak mümkündür. Entegre devreler, güç harcamasının az, çalışma hızının yüksek, ebatlarının küçük ve ekonomik olması gibi birçok üstün özelliği nedeniyle tercih edilmektedir. Lojik kapılara geçmeden önce şunun çok iyi bilinmesi gerekir: Lojik kapı devrelerinde iki gerilim seviyesi vardır. Birincisi lojik (1) yani yüksek seviye (+5V) ve ikincisi ise lojik (0) yani düşük seviye (0 V) dir.

TAMPON(Buffer) VE(AND) VEYA(OR) DEĞİL(NOT) VEDEĞİL(NAND) VEYADEĞİL(NOR) ÖZELVEYA(EXOR) ÖZELVEYA DEĞİL(EXNOR) temel lojik kapılardır.

TAMPON(Buffer) Tampon kapısının bir girişi ve bir çıkışı bunmaktadır. Esasında tampon bir kapı grubuna girmemektedir. Bu devre elektronik katlar veya kullanılan diğer kapılar arasında empedans uygunluğu sağlar. Kullanılan devrelerde bir katın çıkış empedansı diğer katın giriş empedansına eşit olmaz ise katlar arasında bulunan bu uyumsuzluk enerji kayıplarına neden olmaktadır. Tampon katı ile empedans uygunsuzluğundan oluşan kayıplar önlenmiş olur.

DEĞİL KAPISI (NOT GATE) DEĞİL kapısının bir girişi ve bir çıkışı vardır. Değil (NOT) kapısı girişine uygulanan lojik bilgiyi çıkışına tersini alarak aktaran kapıdır. Bir başka ifade ile girişine lojik 1uygulanırsa çıkışta lojik 0, girişte lojik 0 uygulanırsa çıkışta lojik 1 veren kapıdır. Bu özelliğinden dolayı evirici, tersleyici de denilmektedir. Bir ifadenin örneğin A nın tersi (A veya A ) şeklinde yazılır.

VE KAPISI (AND GATE) Ve kapısını anlamak için elektriksel devresine bakalım. Şekilde görüldüğü gibi kaynak(vcc), A ve B anahtarları ve lamba (yük) birbirlerine seri bağlıdır. Anahtarlardan birinin açık olması lambayı yakmaz. Ancak A ve B anahtarının ikisi de kapalı 1 olduğunda lamba ışık verecektir yani 1 olacaktır. Anahtarın açık olması 0, anahtarın kapalı olması 1, lambanın sönük olması 0, lambanın yanması 1 olarak adlandırılır

VEYA KAPISI (OR GATE) Veya kapısının en az iki girişi ve bir çıkışı bulunmaktadır. Elektriksel eşdeğer şemasında iki paralel anahtar şeklinde gösterilmektedir. Lambanın yanması için yalnızca A anahtarının ya da yalnızca B anahtarının ya da A ile B anahtarının kapalı olması yeterli olacaktır. Lamba sadece iki anahtarında açık olması durumunda sönük olacaktır.lojik işlemlerde veya kapısı toplama işlemi yapmaktadır.

VE DEĞİL(NAND GATE) VE DEĞİL kapısının en az iki girişi bir çıkışı vardır. Bu kapı aslında bir VE kapısı ile bir DEĞİL kapısının birleşmiş hâlidir. Sembolde görüldüğü gibi VE kapısının çıkışına bir adet küçük daire eklenmiştir

VEYA DEĞİL KAPISI (NOR GATE) Veya Değil kapısının sembolü Veya kapısının çıkışına küçük bir daire ekleyerek gösterilir. Çıkış ifadesi ise girişine uygulanan lojik değerin ikisini toplayarak tersler.

ÖZEL VEYA KAPSI (X-OR GATE) Özel Veya kapısı iki girişi bir çıkışı olan bir kapıdır. Bu kapı XOR diye de gösterilebilir. Bu kapının özelliği eğer girişlerin ikisi de aynı ise yani A= B= 0 veya A= B = 1 olduğunda çıkış lojik 0 olmaktadır. Eğer girişlerin ikisi de farklı ise yani A= 1, B= 0 veya A= 0, B = 1 olduğunda çıkış lojik 1 olmaktadır.

ÖZEL VEYA DEĞİL KAPSI (X-NOR GATE) Özel Veya kapısının çıkışına değil kapısı bağlanarak elde edilir. Sembolü,doğruluk tablosu,ve boolean ifadesi aşağıdadır.

KAYNAKLAR http://megep.meb.gov.tr/mte_program_modul/modulle r_pdf/temel%20mantık%20devreleri.pdf