DENEY 1-3 ÖZEL VEYA KAPI DEVRESİ

Benzer belgeler
DENEY 2-1 VEYA DEĞİL Kapı Devresi

Bölüm 2 Kombinasyonel Lojik Devreleri

DÜZCE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ

DENEY 3a- Yarım Toplayıcı ve Tam Toplayıcı Devresi

Bölüm 4 Ardışıl Lojik Devre Deneyleri

DENEY 2-5 Karşılaştırıcı Devre

DENEY 2- Sayıcılar. 1. Sayıcıların prensiplerinin ve sayıcıların JK flip-flopları ile nasıl gerçeklendiklerinin incelenmesi.

Bölüm 3 Toplama ve Çıkarma Devreleri

SAYISAL DEVRE TASARIMI DERSİ LABORATUVARI DENEY 4: Yarım Toplayıcı ve Tam Toplayıcı Devresi

DENEY 3-1 Kodlayıcı Devreler

DENEY 2- Sayıcılar ve Kaydırmalı Kaydediciler

DENEY 1a- Kod Çözücü Devreler

Bölüm 4 Ardışıl Lojik Devre Deneyleri

Bölüm 7 Ardışıl Lojik Devreler

DENEY 4a- Schmitt Kapı Devresi

BAHAR DÖNEMİ MANTIK DEVRELERİ LABORATUVARI DENEY FÖYÜ BALIKESİR ÜNİVERSİTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ

DENEY 2-5 Karşılaştırıcı Devre

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek.

DENEY 4-1 Kodlayıcı Devreler

Bölüm 6 Multiplexer ve Demultiplexer

SAYISAL DEVRE TASARIMI LABORATUVARI DENEY 1: TEMEL LOJİK KAPI KARAKTERİSTİKLERİNİN ÖLÇÜMÜ

1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek.

Bölüm 5 Kodlayıcılar ve Kod Çözücüler

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2

Bölüm 1 Temel Lojik Kapılar

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek.

Bölüm 4 Aritmetik Devreler

Bölüm 8 Ardışıl Lojik Devre Uygulamaları

Süperpozisyon/Thevenin-Norton Deney 5-6

Bölüm 12 İşlemsel Yükselteç Uygulamaları

Ölçüm Temelleri Deney 1

EEM309 SAYISAL ELEKTRONİK LABORATUARI. AND (VE) Kapısı VE kapısı, mantıksal çarpma işlemi yapmaktadır.

DENEY 5- Elektronik Silinebilir, Programlanabilir Salt Okunur Bellek (EEPROM) Devresi

Bölüm 5 Transistör Karakteristikleri Deneyleri

MİNTERİM VE MAXİTERİM

DENEY 6a- Dijital/Analog Çevirici (DAC) Devreleri

Boole Cebri. (Boolean Algebra)

ANKARA ÜNİVERSİTESİ GAMA MESLEK YÜKSEKOULU

NECMETTİN ERBAKAN ÜNİVERSİTESİ MÜHENDİSLİK MİMARLIK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY FÖYÜ

DENEY 6- Dijital/Analog Çevirici (DAC) Devreleri

Şekil 5-1 Frekans modülasyonunun gösterimi

Osiloskop ve AC Akım Gerilim Ölçümü Deney 3

Bölüm 8 FET Karakteristikleri

BLM 221 MANTIK DEVRELERİ

DENEY-4 Yarım ve Tam Dalga Doğrultucular

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 4 DENEYİN ADI: JK, RS, T VE D TİPİ FLİP-FLOPLARIN İNCELENMESİ

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

DENEY 1-1 AC Gerilim Ölçümü

Mantık fonksiyonlarından devre çizimi 6 Çizilmiş bir devrenin mantık fonksiyonunun bulunması

Bölüm 14 FSK Demodülatörleri

DOĞRULUK TABLOLARI (TRUTH TABLE)

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

Mantık Devreleri Laboratuarı

Bölüm 3 AC Devreler. 1. AC devrede, seri RC ağının karakteristiklerini anlamak. 2. Kapasitif reaktans, empedans ve faz açısı kavramlarını anlamak.

DENEY DC GERİLİM ÖLÇÜMÜ DENEYİN AMACI

DENEY 6-3 Ortak Kollektörlü Yükselteç

DENEY 1 Direnç Ölçümü

DENEY 11 PUT-SCR Güç Kontrolü

DENEY NO : 4 DENEY ADI : Darbe Genişlik Demodülatörleri

Şekil 3-1 Ses ve PWM işaretleri arasındaki ilişki

Bölüm 7 FET Karakteristikleri Deneyleri

DENEY 2 Sistem Benzetimi

ELEKTRONİK-2 DERSİ LABORATUVARI DENEY 1: Doğrultucu Deneyleri

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

Bölüm 14 Temel Opamp Karakteristikleri Deneyleri

BÖLÜM 1 RF OSİLATÖRLER

DENEY NO : 2 DENEY ADI : Sayısal Sinyallerin Analog Sinyallere Dönüştürülmesi

DİYOTLU DEVRELER. 1. Kırpma devresi: Giriş işaretinin bazı kısımlarını kırpar ve kırpılmış sinyali çıkış işareti olarak kulanır.

4. HAFTA Boole Cebiri Uygulamaları Standart Formlar. Prof. Mehmet Akbaba

ELEKTRONİK-I DERSİ LABORATUVARI DENEY 2: Zener ve LED Diyot Deneyleri

1) Seri ve paralel bağlı dirençlerin eşdeğer direncinin bulunması. 2) Kirchhoff akım ve gerilim yasalarının incelenmesi.

DENEY-4 WHEATSTONE KÖPRÜSÜ VE DÜĞÜM GERİLİMLERİ YÖNTEMİ

ASAL SAYILAR - TAM BÖLENLER - FAKTÖRİYEL Test -1

T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT103 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 5

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi

BÖLÜM 4 AM DEMODÜLATÖRLERİ

Elektrik Elektronik Mühendisliği Bölümü Lojik Devre Laboratuarı DENEY-2 TEMEL KAPI DEVRELERİ KULLANILARAK LOJİK FONKSİYONLARIN GERÇEKLEŞTİRİLMESİ

Bölüm 9 FET li Yükselteçler

Bölüm 7 FM Modülatörleri

Bölüm 2 DC Devreler. DENEY 2-1 Seri-Paralel Ağ ve Kirchhoff Yasası

Deney 2: Flip-Floplar

Bölüm 13 FSK Modülatörleri.

SAYI SİSTEMLERİ ve BOOLE CEBİRİ 1+1=1 ÖĞR.GÖR. GÜNAY TEMÜR - TEKNOLOJİ F. / BİLGİSAYAR MÜH.

Deney 2: Lojik Devre Analizi

BLM 221 MANTIK DEVRELERİ

DENEY 4. Akım Geçiren Tele Etkiyen Kuvvetler: Akım terazisi

ANKARA ÜNİVERSİTESİ GAMA MESLEK YÜKSEKOULU

DENEY DC RC Devresi ve Geçici Olaylar

25. Aşağıdaki çıkarma işlemlerini doğrudan çıkarma yöntemi ile yapınız.

(VEYA-DEĞİL kapısı) (Exlusive OR kapısı) (Exlusive NOR kapısı)

Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi. Sayısal Elektronik

KARADENİZ TEKNİK ÜNİVERSİTESİ Mühendislik Fakültesi Elektrik-Elektronik Mühendisliği Bölümü ELK 2008 DEVRELER II LABORATUARI

KTÜ, Mühendislik Fakültesi Elektrik Elektronik Müh. Böl. Temel Elektrik Laboratuarı I. I kd = r. Şekil 1.

BÖLÜM 2 İKİNCİ DERECEDEN FİLTRELER

T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT103 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 4

DENEY #1 LOJİK KAPILAR. Lojik kapılarının doğruluk tablosunu oluşturmak

BLM 221 MANTIK DEVRELERİ

5. LOJİK KAPILAR (LOGIC GATES)

Şekil 6-1 PLL blok diyagramı

ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ENERJİ SİSTEMLERİ MÜHENDİSLİĞİ BÖLÜMÜ ENERJİ SİSTEMLERİ MÜHENDİSLİĞİ LABORATUARI

Transkript:

DENEY 1-3 ÖZEL VEYA KAPI DEVRESİ DENEYİN AMACI 1. ÖZEL VEYA kapısının karakteristiklerini anlamak. GENEL BİLGİLER ÖZEL VEYA kapısının sembolü Şekil 1-8 de gösterilmiştir. F çıkışı, A B + AB ifadesine eşittir. Şekil 1-9 (a) ve (b)'de gösterildiği gibi, ÖZEL VEYA kapıları, DEĞİL, VEYA, VE, VEYA DEĞİL ya da VE DEĞİL kapıları kullanılarak veya dört adet VE DEĞİL kapısı kullanılarak gerçekleştirilebilir. Şekil 1-8 ÖZEL VEYA kapısının sembolü (a) Temel kapılar ile oluşturulmuş (b) VE DEĞİL kapıları ile oluşturulmuş Şekil 1-9 ÖZEL VEYA kapısı devreleri F = A B + AB olduğu için, B=0 iken, F = A. 0 + A. 0 = A. 1 = A olur ve devre tampon(buffer) gibi davranır. B=1 iken, F = A. 1 + A. 1 = A. 1 = A olur ve devre değilleyici(inverter) gibi davranır. Diğer bir deyişle, ÖZEL VEYA kapısının giriş durumu, kapının tampon ya da değilleyici gibi davranacağını belirler. Bu deneyde, ÖZELVEYA kapıları gerçekleştirmek ve giriş ve çıkışlar arasındaki ilişkiyi incelemek için temel lojik kapılar kullanılacaktır. KULLANILACAK ELEMANLAR 1. KL-31001 Dijital Lojik Lab. 2. KL-33002 Modülü DENEYİN YAPILIŞI A. VE DEĞİL Kapıları ile ÖZEL VEYA Kapısı Gerçekleştirilmesi (Modül KL- 33002 Blok b) 1. Şekil 1-10 (a) da verilen devre göz önünde bulundurularak Şekil 1-10 (b) deki devreyi kurunuz. (Verilen Şekil 1-10 (a) devresi sizlere yardımcı olmak içindir. Amacınız blok b yi kullanarak Şekil 1-10 (b) yi kurmaktır.) A'yı SW1'e, D'yi SW2'ye, F1'i L1'e, F2'yi L2'ye, F3'ü L3 e ve F4'ü L4'e bağlayın.

Şekil 1-10 (a) Şekil 1-10 eşdeğer devre (b) 2. A ve D girişleri için giriş sırasını takip ederek çıkışları Tablo 1-6 ya kaydedin. INPUT OUTPUT A D F1 F2 F3 F 0 0 0 1 1 0 1 1 Tablo 1-6 3. F1, F2, F3, F4, çıkışlarının Boolean ifadelerini belirleyin.

B. Temel Kapılar ile ÖZEL VEYA Kapısı Gerçekleştirilmesi (Modül KL- 33002 blok c) 1. Şekil 1-11 (a) da verilen devre göz önünde bulundurularak Şekil 1-11 (b) deki devreyi kurunuz. (Verilen Şekil 1-11 (a) devresi sizlere yardımcı olmak içindir. Amacınız blok c yi kullanarak Şekil 1-11 (b) yi kurmaktır.) 2. A, B girişlerini SW1, SW2'ye, F1, F2, F3 çıkışlarını L1, L2, L3'e bağlayın. Şekil 1-11 (a) Şekil 1-11 (b) eşdeğer devre 3. A ve B girişleri için giriş katarını takip ederek çıkışları Tablo 1-7 ye kaydedin. INPUT OUTPUT SW1(A) SW2(B) F1 F2 F3 0 0 0 1 1 0 1 1 Tablo 1-7

ALIŞTIRMALAR 1. Yalnızca bir adet VEYA DEĞİL kapısı kullanarak ÖZEL VEYA kapısı gerçekleştirilebilir mi? Devre şemasını çizin ve devreyi kurarak çözümünüzün doğruluğunu veya yanlışlığını ispat edin. 2. ÖZEL VEYA kapısının girişlerinden biri lojik 1 durumundaysa kapının F çıkışı ne olur?

ÇOKTAN SEÇMELİ SORULAR ( ) 1. Aşağıdakilerden hangisi ÖZEL VEYA kapısının simgesidir? 1. 2. 3. ( ) 2. Aşağıdakilerden hangisinin 4 tanesi ile ÖZEL VEYA kapısı gerçeklenebilir? 1. VEYA kapısı 2. DEĞİL kapısı 3. VE DEĞİL kapısı. ( ) 3. Aşağıdaki kapılardan hangisi ÖZEL VEYA kapısı elde etmek için kullanılabilir? 1. VEYA kapısı 2. DEĞİL kapısı 3. VE kapısı. ( ) 4. Şekildeki kapının F çıkışının lojik ifadesi aşağıdakilerden hangisidir? 1. AB +A B 2. A B 3. A B +AB ( ) 6. VEYA DEĞİL kapısını gerçeklemek için kaç adet temel lojik kapı kullanmak gerekir? 1. 4 2. 5 3. 6

DENEY 1-4 VE-VEYA-DEĞİL (A-O-I/And-Or-Inverter) KAPI DEVRELERİ DENEYİN AMACI 1. Birleşik lojiğin temel prensibini anlamak. GENEL BİLGİLER VE-VEYA-DEĞİL (AOI) kapısı, iki VE kapısı, bir VEYA kapısı ve bir DEĞİL kapısından oluşur. AOI nın sembolü Şekil 1-12 de gösterilmiştir. F çıkışı için Boolean ifadesi: F AB CD (1) De Morgan teoremi uygulanırsa: Şekil 1-12 AOI kapısı F (A B) (C D) (2) Denklem (1) aynı zamanda Çarpımlar Toplamı (Sum of Product/SOP) olarak ifade edilir. Denklem (2) aynı zamanda Toplamlar Çarpımı (Product of Sum/POS) olarak ifade edilir. Temel olarak, AOI kapısı bir Çarpımlar Toplamı lojik kombinasyonudur. KULLANILACAK ELEMANLAR 1. KL-31001 Dijital Lojik Lab. 2. KL-33002 Modülü DENEYİN YAPILIŞI 1. Şekil 1-13(a) da gösterilen KL-33002 Modülünün c bloğundaki kapılar kullanılarak Şekil 1-13(b) deki AOI kapısını gerçekleyin. Şekil 1-13(a) daki kapılar kullanılarak VEYA kapısı olarak kullanan eşdeğer AOI devresi Şekil 1-13(c) de gösterilmiştir.

(a) (b) gerçek devre (c) eşdeğer devre Şekil 1-13 AOI devresi 2. Şekil 1-13(c) de gösterilmiş olan devreyi kurunuz. A, A1, B, B1 girişlerini sırasıyla SW0, SW1, SW2, SW3 veri anahtarlarına bağlayınız. F3, F4 çıkışlarını ise L1, L2 lojik göstergelerine bağlayınız. 3. B B1 değerini lojik 0 olarak ayarlayınız. Bu duruma göre Tablo 1-8.1 i A, A1 için verilen girişleri takip ederek çıkışları kaydedin.

A A1 F3 0 0 0 1 1 0 1 1 Tablo 1-8.1 F3 çıkışı, girişleri A ve A1 olan bir VE kapısı çıkışı gibi davranıyor mu? 4. B B1 0 iken F3 çıkışı, girişleri A ve A1 olan bir VE kapısı çıkışı gibi davranıyor mu (F3=A A1)? A A1 F3 0 0 0 1 1 0 1 1 Tablo 1-8.2 5. A=A1=0 iken, Tablo 1-9 da B, B1 için verilen giriş katarını takip ederek çıkışları kaydedin. B1 B F3 0 0 0 1 1 0 1 1 Tablo 1-9 F3 çıkışı, girişleri B ve B1 olan bir VE kapısı çıkışı gibi davranıyor mu (F3=A A1)? 6. A A1 0 iken F3 çıkışı, girişleri A ve A1 olan bir VE kapısı çıkışı gibi davranıyor mu (F3=A A1)? 7. F3 çıkışı, A A1+B B1 ifadesine eşit mi?

ALIŞTIRMALAR 1. Lojik fonksiyonu F = (A + B )x(c + D ) olan bir Toplamların Çarpımı devresi kurunuz. 2. Bir A-O-I kapısının çıkışı AB + CD dir. C = A ve D = B iken kapının çıkışı ne olur? ÇOKTAN SEÇMELİ SORULAR ( ) 1. A-O-I kapısındaki A neyi temsil eder? 1. VE 2. VE DEĞİL 3. AN ( ) 2. A-O-I kapısının çıkışı aşağıdakilerden hangisidir? 1. AB CD 2. (A+B) (C+D) 3. ABCD ( ) 3. Çarpımların Toplamı nasıl ifade edilir? 1. AB+CD 2. (A+B) (C+D) 3. ABCD

( ) 4. Çarpımların Toplamı(SOP) ifadesinin kısaltması aşağıdakilerden hangisidir? 1. POS 2. SOP 3. PSO ( ) 5. Toplamların Çarpımı ifadesinin kısaltması aşağıdakilerden hangisidir? 1. POS 2. SOP 3. PSO ( ) 6. AOI temelde bir: 1. POS kapısıdır 2. SOP kapısıdır 3. Hem POS hem SOP kapısıdır ( ) 7. F çıkışı AB CD olan bir A-O-I kapısı için C A ve D B ise; bu kapı aşağıdakilerden hangisinin eşdeğeridir? 1. VEYA kapısıdır 2. YA DA kapısıdır 3. VE DEĞİL kapısıdır ( ) 8. A-O-I kapısındaki A neyi temsil eder? 1. ON 2. VEYA 3. OF