MANTIK DEVRELERĐ I DERSĐ DENEY RAPORLARI



Benzer belgeler
SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ

Şekil 1. 74LS47 entegresi bağlantı şeması

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL TASARIM LABORATUVARI DENEY RAPORU. Deney No: 3 TTL Entegre Karakteristiği

LOJİK DEVRELER-I III. HAFTA DENEY FÖYÜ

ENTEGRELER (Integrated Circuits, IC) Entegre nedir, nerelerde kullanılır?...

BM217 SAYISAL TASARIM DERSİ LABORATUVAR DENEYLERİ

İnönü Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ

T.C. İstanbul Medeniyet Üniversitesi Mühendislik ve Doğa Bilimleri Fakültesi Elektrik-Elektronik Mühendisliği Bölümü

1 ELEKTRONİK KAVRAMLAR

BLM 221 MANTIK DEVRELERİ

5. LOJİK KAPILAR (LOGIC GATES)

LOJİK DEVRELER-I I. HAFTA DENEY FÖYÜ

(VEYA-DEĞİL kapısı) (Exlusive OR kapısı) (Exlusive NOR kapısı)

SAYISAL DEVRE TASARIMI LABORATUVARI DENEY 1: TEMEL LOJİK KAPI KARAKTERİSTİKLERİNİN ÖLÇÜMÜ

İKİ TABANLI SİSTEM TOPLAYICILARI (BINARY ADDERS)

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi

Mantık fonksiyonlarından devre çizimi 6 Çizilmiş bir devrenin mantık fonksiyonunun bulunması

DENEY in lojik iç şeması: Sekil 2

Yarı İletkenler ve Temel Mantıksal (Lojik) Yapılar. Bilgisayar Mühendisliğine Giriş 1

LOJİK DEVRELER-I II. HAFTA DENEY FÖYÜ

OP-AMP UYGULAMA ÖRNEKLERİ

KMU MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRELER II LABORATUVARI DENEY 1 TOPLAYICILAR - ÇIKARICILAR

NECMETTİN ERBAKAN ÜNİVERSİTESİ MÜHENDİSLİK MİMARLIK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY FÖYÜ

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

GENEL BİLGİ: GEREKLİ MALZEMELER:

1. DENEY-1: DİYOT UYGULAMALARI

İÇİNDEKİLER. 1-1 Lojik ve Anahtara Giriş Lojik Kapı Devreleri... 9

BİL 201 Birleşimsel Mantık (Combinational Logic) Bilgisayar Mühendisligi Bölümü Hacettepe Üniversitesi

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2

..:: LOJİK KAPI ENTEGRELERİ ::..

ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL TASARIM LABORATUVARI DENEY 6 ANALOG/DİGİTAL DÖNÜŞTÜRÜCÜ. Grup Numara Ad Soyad RAPORU HAZIRLAYAN:

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL ELEKTRONİK LABORATUVAR DENEY RAPORU

ELEKTRONĐK I DERSĐ DENEY RAPORLARI

VE DEVRELER LOJİK KAPILAR

Bölüm 3. Sayısal Elektronik. Universal (Genel) Geçitler 10/11/2011 TEMEL MANTIK GEÇİTLERİ. Temel Mantık Geçitleri. Temel Mantık Geçitleri

Deney 8: ALU da Aritmetik Fonksiyonlar

Bölüm 3 Toplama ve Çıkarma Devreleri

DENEYLER. Deney No : 1 Deney No : 2 Deney No : 3 Deney No : 4 Deney No : 5 Deney No : 6 Deney No : 7 Deney No : 8

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

Mantık Devreleri Laboratuarı

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek.

DENEY 1a- Kod Çözücü Devreler

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

DENEY 3a- Yarım Toplayıcı ve Tam Toplayıcı Devresi

Bu deney çalışmasında kombinasyonel lojik devrelerden decoder incelenecektir.

25. Aşağıdaki çıkarma işlemlerini doğrudan çıkarma yöntemi ile yapınız.

Bölüm 1 Temel Lojik Kapılar

Bilgisayar Mühendisligi Bölümü Hacettepe Üniversitesi

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

Teorik Bilgi DENEY 7: ASENKRON VE SENKRON SAYICILAR

DENEY #1 LOJİK KAPILAR. Lojik kapılarının doğruluk tablosunu oluşturmak

Şekil İki girişli kod çözücünün blok şeması. Tablo İki girişli kod çözücünün doğruluk tablosu. Şekil İki girişli kod çözücü devre

TEKNOLOJİ FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ EET-205 SAYISAL ELEKTRONİK - I LABORATUVARI

KZ MEKATRONİK. Temel Elektrik Elektronik Eğitim Seti Ana Ünite

BİLGİSAYAR MİMARİSİ. İkili Kodlama ve Mantık Devreleri. Özer Çelik Matematik-Bilgisayar Bölümü

Lojik Kapı Devreleri. Diyotlu Devreler:


Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi. Sayısal Elektronik

Yarım toplayıcı devrelerini kurunuz.

Bölüm 5 Kodlayıcılar ve Kod Çözücüler

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 4 DENEYİN ADI: JK, RS, T VE D TİPİ FLİP-FLOPLARIN İNCELENMESİ

LABORATUVAR DENEYLERİ

6. DİJİTAL / ANALOG VE ANALOG /DİJİTAL ÇEVİRİCİLER 1

BİLİŞİM TEKNOLOJİLERİ

SAYISAL SİSTEMLERDE ORTAK YOLUN KULLANILMASI

Birleşik Devreler ve Kompleks Fonksiyonlar

8.HAFTA MANTIKSAL KAPI DEVRELERİ

Deney 3: Asenkron Sayıcılar

EEM309 SAYISAL ELEKTRONİK LABORATUARI. AND (VE) Kapısı VE kapısı, mantıksal çarpma işlemi yapmaktadır.

SAYICILAR. Tetikleme işaretlerinin Sayma yönüne göre Sayma kodlanmasına göre uygulanışına göre. Şekil 52. Sayıcıların Sınıflandırılması

Şekil XNOR Kapısı ve doğruluk tablosu

DİRENÇLER DĠRENÇLER. 1. Çalışması:

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY RAPORU. Deney No: 1 7 Parçalı Gösterge

Sakarya Üniversitesi / İDÖ / HMYO/ Elektrik ve Endüstriyel Elektronik Prog.

T.C. MİLLÎ EĞİTİM BAKANLIĞI MEGEP (MESLEKİ EĞİTİM VE ÖĞRETİM SİSTEMİNİN GÜÇLENDİRİLMESİ PROJESİ) BİLİŞİM TEKNOLOJİLERİ TÜMLEŞİK DEVRELER

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

DİCLE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ EEM309 SAYISAL ELEKTRONİK LABORATUARI

Sabit Gerilim Regülatörü Kullanarak Ayarlanabilir Güç Kaynağı

Karşılaştırma, Toplayıcı ve Çıkarıcı Devreler

DENEY 5: KOD DÖNÜŞTÜRÜCÜLERİN TASARIMI

SAYISAL DEVRE TASARIMI DERSİ LABORATUVARI DENEY 4: Yarım Toplayıcı ve Tam Toplayıcı Devresi

Temel Mantık Kapıları

Proje #2 - Lojik Devre Benzetimi

Bölüm 8 Ardışıl Lojik Devre Uygulamaları

6. Fiziksel gerçeklemede elde edilen sonuç fonksiyonlara ilişkin lojik devre şeması çizilir.

B.Ç. / E.B. MİKROİŞLEMCİLER

Deney 1: Lojik Kapıların Lojik Gerilim Seviyeleri

Deney 6: Ring (Halka) ve Johnson Sayıcılar

İSTANBUL TEKNİK ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELERİ LABORATUVARI DENEY RAPORU. : TTL ve CMOS BAĞLAÇ KARAKTERİSTİKLERİ

HARRAN ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ

ANKARA ÜNİVERSİTESİ GAMA MESLEK YÜKSEKOULU

BÖLÜM 2 SAYI SİSTEMLERİ

DENEY 2-5 Karşılaştırıcı Devre

LEDler (Light Emitting Diodes-Işık Yayan Diyotlar)

İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER

SAYISAL MANTIK LAB. PROJELERİ

LABORATUVAR DENEYLERİ

Transkript:

T C S. D E M Đ R E L Ü N Đ V E R S Đ T E S Đ T E K N Đ K E Ğ Đ T Đ M F A K Ü L T E S Đ E L E K T R O N Đ K - B Đ L G Đ S A Y A R E Ğ Đ T Đ M Đ B Ö L Ü M Ü MANTIK DEVRELERĐ I DERSĐ DENEY RAPORLARI ĐÇERĐK I. DÖNEM RAPORLARI TARĐH 02/01/01 HAZIRLAYAN Ş EVKET KESER

M A N T I K D E V R E L E R Đ I D E R S Đ V. H A F TA D E N E Y R A P O R L A R I DEN EY I YARIM TOPL AYICINI N H ALF ADDER- TTL SERĐ SĐ EN TE GRELERLE GERÇ EKLEŞ TRĐM Đ Deneyin amacı: Yarım toplayıcı devrenin çalışma prensbinin 7400 ve 7404 entegreleriyle incelenmesi. Kullanılan malzemeler Eleman Değeri Adedi 1) TTL entegresi 7404-7404 2 2) Direnç 390 ohm 4 3) Led Kırmızı 4 4) Güç kaynağı 220/15 Volt 1 5) Bord - 1 TEORĐK BĐLGĐ 1 Aşağıdaki satırlarda deneyde kullanılan TTL entegrelerle ilgili teorik bilgi verilmiştir. TTL entegre devreler DTL (diyot transistör lojik) tipi entegre devrelerin gelişmiş şeklidir. DTL entegrelerdeki giriş diyotlarının yerini çok emitörlü bir giriş transistörü almıştır. Günümüzde en çok kullanılan entegre devre grubudur. TTL entegreler,dijital elektronikte yaygın olarak kullanılan ve bi polar transistor teknolojisi kullanılarak üretilmiş entegrelerdir. TTL entegrelerin belli başlı özellikleri : Đsimleri 74 harfleri ile başlar (7400,74193,vb...) TTL entegrelerin Çıkışları 10 ayrı TTL elemanını sürebilir. 5 V besleme gerilimi ile çalışırlar. Yayılım gecikme süreleri azdır. Lojik 1 seviyeleri yaklaşık 2,4...5V arasındadır. Lojik 0 seviyeleri yaklaşık 0...0,8V arasındadır. Güç harcaması fazladır. 1 Kaynak: Elektronik Devre Uygulamaları II syf: 182-Şubat 2000-

TTL entegreler kendi aralarında çeşitlere ayrılırlar bunlardan önemlileri : 1.Standart TTL : TTL :74... 2.Düşük Güçlü TTL : Low Power TTL : LTTL :74L... 3.Şotki Serisi TTL : Schottky TTL : STTL : 74S... 4.Düşük Güçlü Şotki TTL : Low Power Schottky TTL : LSTTL : 74LS... 5.Geliştirilmiş Şotki TTL : Advanced Schottky TTL :ASTTL : 74AS... 6.Geliştirilmiş DüşükGüçlüŞotkiTTL:AdvancedLowPower Schottky TTL:ALSTTL: 74ALS... Tip Yayılım Gecikmesi Kapı Başına Güç Harcaması Çıkış L (alçak) Akımı H (Yüksek) 74... 10 ns 10 mw 16 ma 0,4 ma 74L... 33 ns 1 mw 1,6 ma 40 µa 74S... 3 ns 25 mw 20 ma 1 ma 74LS... 9,5 ns 2 mw 8 ma 0,4 ma 74AS... 2,5 ns 8,4 mw 20 ma 2 ma 74ALS... 5 ns 1,6 mw 8 ma 0,4 ma Alt gruplar arasında çeşitli parametre farklılıkları vardır. TTL entegre grubunun tüm alt grupları 5V ±% 25 lik besleme gerilimi ile çalışırlar. TTL lojik devreler çıkışlarına göre üç ayrı grupta toplanırlar: 1) Açık kollektör çıkışlı (open collector output) 2) Transistor diot çıkışlı ya da yukarı çekici çıkışlı (totem pole output-totem direği-actif pull-up output) 3) Üç durumlu çıkışlı (three state output) Aşağıda bazı deneyde kullandığımız TTL entegrelerinin sembolleri görülmektedir. ENTEGRELER:

DENEYĐ N BAĞLA NTI ŞEM ASI DENEYĐ N YAPILIŞI Devre şekilde görüldüğü gibi bord üzerine kurulur. A ve B uçları şaseye bağlanır. bu uçlara 0 verilir- Bu durumda gözlenen sonuç ise doğruluk tablosundaki gibi ledlerin ikisininde yanması şeklindedir.elde ettiğimiz sonuç doğruluk tablosuyla uyumludur. Bir sonraki adımda ise A ucuna +5V uygularız -sayısal anlamda 1 veririz- B ucuna ise 0 veririz.bu durumda düzenekte doğruluk tablosundaki gibi S çıkış ledinin yandığı ve Co kontrol ledinin ise yanmadığıdır. Daha sonraki adımda ise B ucuna +5V uygularız -sayısal anlamda 1 veririz- A ucuna ise 0 veririz.bu durumda sonuç, 2. durumla ve doğruluk tablosuyla uyumlu olarak S çıkış ledinin yandığı fakat Co çıkış ledinin yanmadığı şeklindedir. Bu kez hem A hem de B uçlarına +5V uygularız,yarım toplayıcının özelliğinden dolayı Çıkış ledlerinden S toplam ledi yanmaz fakat Co elde ledi yanar. Sonuç 3 adımdaki gibi doğrulu tablosuyla uyumludur.

DOĞRUL UK TABLOSU A B S topl Co eld 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 DENEYĐ N SO NUCU Devrede kullanılan dört ledten ikisi giriş ledi ikiside de çıkış ledini temsil etmektedir. Devre şemasında kapı çıkışlarına bağlanan ledler çıkış ledleridir. Ledlerin yanık durumu lojik 1 i ifade etmekte,sönük olmaları ise lojik 0 ı temsil etmektedir. Bu durumda giriş ve çıkış ledleri kontrol edilerek oluşturduğumuz doğruluk tablosuyla yarım toplayıcı devresinin doğruluk tablosunun tamamen örtüştüğünü gözlemleriz.deneyde esas olan yarım doplayıcının calışma mantığıdır.bu mantık ta briz olarak 4. adımda yani hem A hemde B uçlarına 1 verildiği zaman anlaşılır.bu durumda 1+1=10 olmasından, elde olarak 1 alınır ve 0 toplam hanesine yazılır.kısaca S toplam çıkışı exor- özel veya,co çıkışı ise and kapısına karşılık gelir. Skeser DENEY II TAM TOPL AYICININ FULL ADDER -TTL ENTEGRELERĐ KUULANARAK GERÇEKLEŞTRĐMĐ Deneyin amacı: Tam toplayıcı devresinin çalışma prensbinin,mantığının,iç organlarının ve fasülyenin neden yeşil olduğunun 7408,7432 ve 7486 TTL serisi entegrelerle anlaşılması Kullanılan malzemeler: Eleman Değeri Adedi 1) TTL tipi entegre 7408-7432-7486 4 2) Direnç 390 ohm 4 3) Led Kırmızı 4 4) Güç kaynağı 220/15 Volt 1 5) Bord - 1

DENEYĐ N BAĞLA NTI ŞEM ASI DENEYĐ N YAPILI ŞI Devre şekilde görüldüğü gibi bord üzerinde konumlandırılır.düzgün olmayan bir kurulum deneyden istenilen sonucun alınamamasına sebep olur. Đlk önce A,B ve C uçlarına -0- uygularız.gözlemlediğimiz sonuç ise: Kontrol ledlerinin yandığı fakat S ve Co çıkış ledlerinin yanmadığıdır. Đkinci aşamada A,B uçlarına 0, C ucuna ise 1 verilir bu durumdsa gözlenen sonuç ; S topl. ledinin yandığı, Co elde ledinin yanmadığıdır. Üçüncü adımda ise A,C uçlarına 0; B ucuna ise 1 girilir.elde edilen sonuç S çıkışının 1 Co eldesisin 0 olması şeklindedir. Daha sonra A girişine 0,B ve C girişlerine 1 verilir. Sonuç ise S ledinin yanmadığı, Co ledinin yandığı şeklindedir. Beşinci adımda ise sadece A girişine 1, B ve C girişlerine 0 veririz sonuç ise sadece S toplam ledinin yanması şeklindedir, Co elde ledi yanmaz. Altıncı adımdaysa A ve C girişlerine 1,C girişlerine ise 0 veririz sonuç; tam tam toplayıcı devrenin gerktirdiği gibi S toplam ledinin yanmaması, Co ede ledinin yanması şeklindedir. Yedinci adımdaysa; A ve B girişlerine 1, C girişine ise 0 verilir Sonuç olarak ise S toplam ledi yanmaz,co ledi ise yanar. Sekizinci ve son adsımdaysa tüm girişlere 1 verilir.sonuçta ise S toplam ledinin ve Co elde ledinin yandığı gözlemlenir.

Elde ettiğimiz bu verileri doğruluk tablosu olarak adlandıracağımız bir tabloda toplarsak bu tablo tam toplayıcı devresinin doğruluk tablosuyla aynı tablo olmuş olur. Bu ise deneyimizin doğruluğunu kanıtlar. DENEY ĐL E ĐLGĐLĐ BO OLEAN CEBRĐ ĐFAD EL ERĐ S toplam kapısını için boolean veya karno kullanarak sadeleştirirsek; S=A B Co+A BCo +AB Co +ABCo Co A B ; Co kapısı içinse; Co=A BCo+AB Co+ABCo +ABCo BCo+AB+ACo sonuçlarına ulaşırız. DOĞRULUK TABLOSU A B C S C 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 DENEYĐ N SO NUCU Deneyimiz aslında birinci deneyin düşünme mantığıyla benzerlik gösterir.asıl önemli konu tam toplayıcının çalışma mantığıdır.1+1 durumunda toplam ledi 0 olur.elde ledinde ise 1 vardır.1+1+1 durumunda ise elde ledi ve toplam ledide 1 dir.s toplam kapısını özel kapılardan biriyle ifade etmek istersen en kısa şekilde exor ile ifade edebiliriz.co çıkışı ise en kısa şekilde or kapılarıyla ifade edilir.

M A N T I K D E V R E L E R Đ I D E R S Đ V I. H A F TA D E N E Y R A P O R L A R I DEN EY I TAM ÇIK ARICININ H ALF SUB TRAC TOR- TT L SE RĐ SĐ EN TE GRELERLE GERÇ EKLEŞ TRĐM Đ Deneyin amacı: Tam çıkarıcı devrenin çalışma prensbinin 7400,7432ve 7486 entegreleriyle incelenmesi. Kullanılan malzemeler Eleman Değeri Adedi 6) TTL entegresi 7400,7432-7486 3 7) Direnç 390 ohm 4 8) Led Kırmızı 4 9) Güç kaynağı 220/15 Volt 1 10) Bord - 1 TEORĐK BĐLGĐ 2 Aşağıdaki satırlarda deneyde kullanılan TTL entegrelerle ilgili teorik bilgi verilmiştir. TTL entegre devreler DTL (diyot transistör lojik) tipi entegre devrelerin gelişmiş şeklidir. DTL entegrelerdeki giriş diyotlarının yerini çok emitörlü bir giriş transistörü almıştır. Günümüzde en çok kullanılan entegre devre grubudur. TTL entegreler,dijital elektronikte yaygın olarak kullanılan ve bi polar transistor teknolojisi kullanılarak üretilmiş entegrelerdir. TTL entegrelerin belli başlı özellikleri : Đsimleri 74 harfleri ile başlar (7400,74193,vb...) TTL entegrelerin Çıkışları 10 ayrı TTL elemanını sürebilir. 5 V besleme gerilimi ile çalışırlar. Yayılım gecikme süreleri azdır. Lojik 1 seviyeleri yaklaşık 2,4...5V arasındadır. Lojik 0 seviyeleri yaklaşık 0...0,8V arasındadır. Güç harcaması fazladır. 2 Kaynak: Elektronik Devre Uygulamaları II syf: 182-Şubat 2000-

TTL entegreler kendi aralarında çeşitlere ayrılırlar bunlardan önemlileri : 1.Standart TTL : TTL :74... 2.Düşük Güçlü TTL : Low Power TTL : LTTL :74L... 3.Şotki Serisi TTL : Schottky TTL : STTL : 74S... 4.Düşük Güçlü Şotki TTL : Low Power Schottky TTL : LSTTL : 74LS... 5.Geliştirilmiş Şotki TTL : Advanced Schottky TTL :ASTTL : 74AS... 6.Geliştirilmiş DüşükGüçlüŞotkiTTL:AdvancedLowPower Schottky TTL:ALSTTL: 74ALS... Tip Yayılım Gecikmesi Kapı Başına Güç Harcaması Çıkış L (alçak) Akımı H (Yüksek) 74... 10 ns 10 mw 16 ma 0,4 ma 74L... 33 ns 1 mw 1,6 ma 40 µa 74S... 3 ns 25 mw 20 ma 1 ma 74LS... 9,5 ns 2 mw 8 ma 0,4 ma 74AS... 2,5 ns 8,4 mw 20 ma 2 ma 74ALS... 5 ns 1,6 mw 8 ma 0,4 ma Alt gruplar arasında çeşitli parametre farklılıkları vardır. TTL entegre grubunun tüm alt grupları 5V ±% 25 lik besleme gerilimi ile çalışırlar. TTL lojik devreler çıkışlarına göre üç ayrı grupta toplanırlar: 1) Açık kollektör çıkışlı (open collector output) 2) Transistor diot çıkışlı ya da yukarı çekici çıkışlı (totem pole output-totem direği-actif pull-up output) 4) Üç durumlu çıkışlı (three state output) Aşağıda bazı deneyde kullandığımız TTL entegrelerinin sembolleri görülmektedir.

DENEYĐ N BAĞLA NTI ŞEM ASI Şekil 1 DENEYĐ N YAPILIŞI Devre şekilde görüldüğü gibi bord üzerine kurulur. A ve B uçları şaseye bağlanır. bu uçlara 0 verilir- Bu durumda gözlenen sonuç ise doğruluk tablosundaki gibi ledlerin ikisininde yanmaması şeklindedir.elde ettiğimiz sonuç doğruluk tablosuyla uyumludur. Bir sonraki adımda ise A ucuna +5V uygularız -sayısal anlamda 1 veririz- B ucuna ise 0 veririz.bu durumda 1-0=1 olduğundan fark ledi yanar fakat borç ledi yanmaz. Daha sonraki adımda ise B ucuna +5V uygularız -sayısal anlamda 1 veririz- A ucuna ise 0 veririz.bu durumda sonuç, 0-1=1; fark ledinin durumu,borç ledinin durumu ise 1 dir.burada komşu elde olarak 2 birim verir.sonuçta borç ve fark ledleri yanar. Bu kez hem A hem de B uçlarına +5V uygularız,yarım çıkarıcının özelliğinden dolayı 1-1=0 olduğundan fark ve borç ledleri yanmaz.

DOĞRUL UK TABLOSU A B B borç D fark 0 0 0 0 0 1 1 1 1 0 0 1 1 1 0 0 DENEYĐ N SO NUCU Devrede kullanılan dört ledten ikisi giriş ledi ikiside de çıkış ledini temsil etmektedir. Devre şemasında kapı çıkışlarına bağlanan ledler çıkış ledleridir. Ledlerin yanık durumu lojik 1 i ifade etmekte,sönük olmaları ise lojik 0 ı temsil etmektedir. Bu durumda giriş ve çıkış ledleri kontrol edilerek oluşturduğumuz doğruluk tablosuyla yarım çıkarıcı devresinin doğruluk tablosunun tamamen örtüştüğünü gözlemleriz.deneyde esas olan yarım çıkarıcının çalışma mantığıdır.bu mantık ise bariz olarak 2. adımda yani A girişine 0, B girişine ise 1 verildiği zaman anlaşılır.bu durumda 0-1=11 olması ise komşudan elde olarak 2 alınması sonucudur.sonuçta işlem 2-1 halini alır.alınan elde borç hanesine 1 olarak kaydedilir.sonuç ise fark hanesine 1 olarak kaydedilir. D fark çıkışı exor- özel veya,b borç çıkışı ise or kapısına karşılık gelir. Skeser DENEY II TAM ÇIKARICININ FULL SUBTRACTOR- TTL ENTEGREL RĐYL E GERÇEKLEŞTRĐMĐ Deneyin amacı: Tam çıkarıcı devresinin çalışma prensbinin,mantığının, 7404,7408,7432 ve 7486 TTL serisi entegrelerle anlaşılması Kullanılan malzemeler: Eleman Değeri Adedi 1) TTL tipi entegre 7404-7408-7432-7486 4 6) Direnç 390 ohm 5 7) Led Kırmızı 5 8) Güç kaynağı 220/15 Volt 1 9) Bord - 1

DENEYĐ N BAĞLA NTI ŞEM ASI Şekil 2 DENEYĐ N YAPILI ŞI Devre şekilde görüldüğü gibi bord üzerinde konumlandırılır.düzgün olmayan bir kurulum deneyden istenilen sonucun alınamamasına sebep olur. Đlk önce A,B ve C uçlarına -0- uygularız.gözlemlediğimiz sonuç ise: Kontrol ledlerinin yandığı fakat S ve Co çıkış ledlerinin yanmadığıdır. Đkinci aşamada A,B uçlarına 0, C ucuna ise 1 verilir bu durumda gözlenen sonuç ; 0-0- 1= 1, S fark. ve Co borç ledinin yanmasıdır Üçüncü adımda ise A,C uçlarına 0; B ucuna ise 1 girilir.elde edilen sonuç S ve Co çıkışının 1 olması şeklindedir. Daha sonra A girişine 0,B ve C girişlerine 1 verilir. Sonuç ise 0-1-1= 0,1 den dolayı S ve Co ledlerinin yanmasıdır. Beşinci adımda ise sadece A girişine 1, B ve C girişlerine 0 veririz sonuç ise sadece S fark ledinin yanması şeklindedir, Co borç ledi yanmaz.

Altıncı adımdaysa A ve C girişlerine 1,C girişlerine ise 0 veririz sonuç; tam tam çıkartıcı devrenin gerktirdiği 1-0-1= 0,0 gibi S ve Co ledlerinin yanmamasıdır. Yedinci adımdaysa; A ve B girişlerine 1, C girişine ise 0 verilir Sonuç olarak ise S fark ledi ve Co elde ledi yanmaz. Sekizinci ve son adsımdaysa tüm girişlere 1 verilir.sonuçta ise 1-1-1= 1,1 çıkışı alınır.burada ilk önce 1-1= 0 işlemi gerçekleştrilir sonuç 0 dır.komşudan 2 elde alınırsa 2-1 =1 den dolayı S fark ledi 1, elde alındığı içinse Co borç ledleri yanar.sayısal anlamada 1 olurlar.. Elde ettiğimiz bu verileri doğruluk tablosu olarak adlandıracağımız bir tabloda toplarsak bu tablo tam toplayıcı devresinin doğruluk tablosuyla aynı tablo olmuş olur. Bu ise deneyimizin doğruluğunu kanıtlar. DOĞRULUK TABLOSU A B C S C 0 0 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 DENEYĐ N SO NUCU Deneyimiz aslında birinci deneyin düşünme mantığıyla benzerlik gösterir.asıl önemli konu tam çıkarıcının çalışma mantığıdır.bu mantık ise 2,3,4 ve 8. adımlarda açıkça görülür. herhangi bi 0-1 işleminde komşuya gidilerek borç alınır, alınan bu borç ; borç ledi hanesine "1 olarak kaydedililir. Fark ledeine ise işlemin sonucu kaydedilir.ayrıca fark ledi exor kapısına,borç ledi Co ise veya kapısına karşılık gelir.

V I I. H A F TA D E N E Y R A P O R L A R I DEN EY I KOD ÇÖZÜCÜ DECODERS- DEVRESĐNĐN T TL 7447 ĐLE GE RÇEKLEŞT RĐMĐ Deneyin amacı: Kod çözücü (decoders) devrenin çalışma prensbinin TTL 7447 entegresi kullanarak anlaşılması, aynı zamanda TTL 7447 entegresinin iç yapı analizi. Kullanılan malzemeler Eleman Değeri Adedi 11) TTL entegresi 7447 1 12) Direnç 150 10 13) Ortak anotlu displey Kırmızı 1 14) Güç kaynağı 220/15 Volt 1 15) Bord - 1 TEORĐK BĐLGĐ 3 The 7447 BCD(Binary-Coded Decimal)-to-seven-segment decoder translates a 4-bit BCD input into hexadecimal, and outputs high on the output pins corresponding to the hexadecimal representation of the BCD input. There are provisions for lamp testing and for blanking the outputs. Inputs Outputs No. LT RBI D C B A BI /RBO a b c d e f g ---- -------- -------- ------------ -------------- ----------------- 0 1 1 0 0 0 0 1 1 1 1 1 1 1 0 1 1 X 0 0 0 1 1 0 1 1 0 0 0 0 2 1 X 0 0 1 0 1 1 1 0 1 1 0 1 3 1 X 0 0 1 1 1 1 1 1 1 0 0 1 ---- -------- -------- ------------ -------------- -------------- 4 1 X 0 1 0 0 1 0 1 1 0 0 1 1 5 1 X 0 1 0 1 1 1 0 1 1 0 1 1 6 1 X 0 1 1 0 1 0 0 1 1 1 1 0 7 1 X 0 1 1 1 1 1 1 1 0 0 0 0 3 Electronic workbenc in help..

---- -------- -------- ------------ --------------- -------------- 8 1 X 1 0 0 0 1 1 1 1 1 1 1 1 9 1 X 1 0 0 1 1 1 1 1 0 0 1 1 10 1 X 1 0 1 0 1 0 0 0 1 1 0 1 < I 11 1 X 1 0 1 1 1 0 0 1 1 0 0 1 < N ----- ------- -------- ------------ --------------- ---------------- < V 12 1 X 1 1 0 0 1 0 1 0 0 0 1 1 < A 13 1 X 1 1 0 1 1 1 0 0 1 0 1 1 < L 14 1 X 1 1 1 0 1 0 0 0 1 1 1 1 < I 15 1 X 1 1 1 1 1 0 0 0 0 0 0 0 < D ---- -------- -------- ------------ --------------- -------------- BI X X X X X X 0 0 0 0 0 0 0 0 RBI 1 0 0 0 0 0 0 0 0 0 0 0 0 0 LT 0 X X X X X 1 1 1 1 1 1 1 1 BI = active-low blanking input RBI = active-low ripple-blanking input LT = active-low lamp-test input Notes: 1. The blanking input (BI) must be open or held at a high logic level when output functions 0 through 15 are desired. The ripple-blanking input (RBI) must be open or high if blanking of a decimal zero is not desired. 2. When a low logic level is applied to the blanking input, all segment outputs are off regardless of any other input level. 3. To place the device in lamp-test mode, RBO must be high when LT is low. This forces all lamps on. Seven-Segment Display The seven-segment display actively shows its state while the circuit is running. The seven terminals control segments a to g. a ----- f g b ---- e c ----- d When the value at a terminal is high (1), the corresponding segment lights up.

DENEYĐ N BAĞLA NTI ŞEM ASI DENEYĐ N YAPILIŞI Devre şekilde görüldüğü gibi bord üzerine kurulur. Devrede A ve B uçları anahtar olarak kullanılır.entegre ve display bord üzerine uygun olarak konumlandırıldıktan sonra A ve B uçlarına 0 verilir. Display deki sonuç ise 0 dır. Bir sonraki adımda ise A ucuna 0 B ucuna ise 1 verilir.displaydeki gözlemlenen sonuç ise 1 dir. Daha sonraki adımda ise A ucuna +5V,B ucunada 0V uygularız.buna karşılık displayden 2 rakamını okuruz. Bu kez hem A hem de B uçlarına +5V uygularız,decoders kod çözücü- devrenin özelliğinden dolayı displayden 3 rakamını okuruz.deneyden elde ettiğimiz verileri düzenli olarak kaydedip 7447 nin doğruluk Yarım toplayıcının tablosuyla karşılaştırdığımız zaman tamamen bir uyumluluk gözlemleriz.bu sonuçsa deneyimizin doğruluğunu kanıtlar. 7447 H AKKI NDA.. Eğer deneyde D ve C girişlerinide kullansaydık doğruluk displayden 0... 9 arası rakamları eldeedebilirdik.fakat 7446 ve 7447 entegrelerinin özelliklerinden dolayı 6 çıktısında a çıktısı, 9 çıktısında ise d ledinin yanmadığını görürdük.bu durum ise adet NAND kapısı kullanılaran

düzeltilebilir.b ve C nin NAND kapısı işlem sonucu a display girişine,a ve D nin NAND kapısı işlem sonucu ise d girişine götürülüp devre çalıştırılırsa sonuç olarak 6 ve 9 rakamlarının sorunsuz yandıkları gözlemlenir. DOĞRUL UK TABLOSU D C B A A B C D E F G S 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 1 0 0 1 1 1 1 1 1 0 0 1 0 1 0 1 0 0 0 1 2 0 0 1 1 0 0 0 0 1 1 0 3 2 girişli durumu kapsayan 7447 doğruluk tablosu DENEYĐ N SO NUCU Deneyimizde sayısal elektronikte ve bigisayar elektroniğinde önemli bir yeri olan decoders kod çözücü devreyi incelemiş olduk..bunun yanında sayısal elektronikte çokça kullanılan 7447 entegresininde iç yapısını öğrenmiş olduk.ayrıca kod çözücü devreler bilgisayar elektroniğinde klavye,maouse vb. çevre birimlerde veri formatlamakta ve veri taşımakta kodlayıcılarla eş zamanlı olarak kullanılırlar. skeser