Deney 1: Saat darbesi üretici devresi

Benzer belgeler
Deney 4: 555 Entegresi Uygulamaları

Deney 5: Shift Register(Kaydırmalı Kaydedici)

Şekil 3-1 Ses ve PWM işaretleri arasındaki ilişki

Deney 3: Asenkron Sayıcılar

Deney 6: Ring (Halka) ve Johnson Sayıcılar

DENEY 21 IC Zamanlayıcı Devre

Analog Sayısal Dönüşüm

Deney 10: Analog - Dijital Dönüştürücüler (Analog to Digital Converters - ADC) Giriş

Tek kararlı(monostable) multivibratör devresi

Multivibratörler. Monastable (Tek Kararlı) Multivibratör

Fatih Üniversitesi Elektrik ve Elektronik Mühendisliği Bölümü EEM 316 Haberleşme I LAB SINAVI DARBE GENLİK MODÜLASYONU (PWM)

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi

Deney 2: Flip-Floplar

dirençli Gerekli Donanım: AC güç kaynağı Osiloskop

Sabit Gerilim Regülatörü Kullanarak Ayarlanabilir Güç Kaynağı

ÖN BİLGİ: 5.1 Faz Kaymalı RC Osilatör

DENEY-4 Yarım ve Tam Dalga Doğrultucular

SAYISAL TASARIM Derin

Ölçü Aletlerinin Tanıtılması

DENEY 4a- Schmitt Kapı Devresi

DENEY 3: DOĞRULTUCU DEVRELER Deneyin Amacı

Deneyle İlgili Ön Bilgi:

FAZ KİLİTLEMELİ ÇEVRİM (PLL)

DENEY 2- Sayıcılar. 1. Sayıcıların prensiplerinin ve sayıcıların JK flip-flopları ile nasıl gerçeklendiklerinin incelenmesi.

KIRIKKALE ÜNİVERSİTESİ

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ - 2 DENEYİ

DENEY 2- Sayıcılar ve Kaydırmalı Kaydediciler

Şekil 7.1. (a) Sinüs dalga giriş sinyali, (b) yarım dalga doğrultmaç çıkışı, (c) tam dalga doğrultmaç çıkışı

Elektrik-Elektronik Mühendisliği Bölümü DENEY-5-

1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek.

BÖLÜM 3 OSİLASYON KRİTERLERİ

Bölüm 7 Ardışıl Lojik Devreler

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ ORTAK EMETÖRLÜ YÜKSELTEÇ DENEYİ

BÖLÜM X OSİLATÖRLER. e b Yükselteç. Be o Geri Besleme. Şekil 10.1 Yükselteçlerde geri besleme

Kırpıcı devrelerin çalışma prensiplerinin deney yoluyla incelenmesi.

1. Direnç değeri okunurken mavi renginin sayısal değeri nedir? a) 4 b) 5 c) 1 d) 6 2. Direnç değeri okunurken altın renginin tolerans değeri kaçtır?

SCHMITT TETİKLEME DEVRESİ

DENEY 3: RC Devrelerin İncelenmesi ve Lissajous Örüntüleri

EET-202 DEVRE ANALİZİ-II DENEY FÖYÜ OSİLOSKOP İLE PERİYOT, FREKANS VE GERİLİM ÖLÇME

DENEY 9- DOĞRU AKIM DA RC DEVRE ANALİZİ

DENEY 3 UJT Osilatör ve Zamanlayıcı Devreleri

EEM220 Temel Yarıiletken Elemanlar Çözümlü Örnek Sorular

T.C. YALOVA ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ENERJİ SİSTEMLERİ MÜHENDİSLİĞİ BÖLÜMÜ ESM 413 ENERJİ SİSTEMLERİ LABORATUVARI I

Amaç: Tristörü iletime sokmak için gerekli tetikleme sinyalini üretmenin temel yöntemi olan dirençli tetikleme incelenecektir.

DOĞRU AKIM DA RC DEVRE ANALİZİ

Bölüm 12 İşlemsel Yükselteç Uygulamaları

Deney 3 5 Üç-Fazlı Tam Dalga Tam-Kontrollü Doğrultucu

ELM 331 ELEKTRONİK II LABORATUAR DENEY FÖYÜ

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 4 DENEYİN ADI: JK, RS, T VE D TİPİ FLİP-FLOPLARIN İNCELENMESİ

DC DC DÖNÜŞTÜRÜCÜLER

Bölüm 4 Ardışıl Lojik Devre Deneyleri

DENEY NO 3. Alçak Frekans Osilatörleri

ELEKTRONİK 2 LABORATUVARI DENEY 3: GÜÇ KUVVETLENDİRİCİLERİ UYGULAMALARI

TEKNOLOJİ FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ EET-206 SAYISAL ELEKTRONİK - II LABORATUVARI

DENEY in lojik iç şeması: Sekil 2

GÜÇ ELEKTRONİĞİ EĞİTİM SETİ DENEY KİTABI KONU: TURN-OFF ZAMANLAYICI DENEYİ. Giriş: Turn-off tipi zamanlayıcı devresi şekil 19.1 de görülmektedir.

EET-202 DEVRE ANALİZİ-II DENEY FÖYÜ OSİLOSKOP İLE PERİYOT, FREKANS VE GERİLİM ÖLÇME

DENEY 8- Flip Flop ve Uygulamaları. Amaç: - Flip Flop çalışma mantığını kavramak

Geçmiş yıllardaki vize sorularından örnekler

DENEY 5: GENLİK KAYDIRMALI ANAHTARLAMA (ASK) TEMELLERİNİN İNCELENMESİ

Şekil 5-1 Frekans modülasyonunun gösterimi

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ DİYOT UYGULAMALARI DENEYİ

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ 1 DENEYİ. Amaç:

ELM 232 Elektronik I Deney 3 BJT Kutuplanması ve Küçük İşaret Analizi

GERİLİM REGÜLATÖRLERİ DENEYİ

KARADENİZ TEKNİK ÜNİVERSİTESİ Mühendislik Fakültesi Elektrik-Elektronik Mühendisliği Bölümü

TRANSİSTÖRLERİN KUTUPLANMASI

ELE 301L KONTROL SİSTEMLERİ I LABORATUVARI DENEY 3: ORANSAL, TÜREVSEL VE İNTEGRAL (PID) KONTROL ELEMANLARININ İNCELENMESİ *

DENEY 5: İŞLEMSEL YÜKSELTEÇLER ve UYGULAMA DEVRELERİ

DENEY 1: DĠRENÇLERĠN SERĠ/PARALEL/KARIġIK BAĞLANMASI VE AKIM, GERĠLĠM ÖLÇÜLMESĠ

1. RC Devresi Bir RC devresinde zaman sabiti, eşdeğer kapasitörün uçlarındaki Thevenin direnci ve eşdeğer kapasitörün çarpımıdır.

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ DİYOT UYGULAMALARI DENEYİ

SAYICILAR. Tetikleme işaretlerinin Sayma yönüne göre Sayma kodlanmasına göre uygulanışına göre. Şekil 52. Sayıcıların Sınıflandırılması

REZONANS DEVRELERİ. Seri rezonans devreleri bir bobinle bir kondansatörün seri bağlanmasından elde edilir. RL C Rc

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ - 2 DENEYİ

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ ELEKTRİK DEVRELERİ I LABORATUVARI DENEY RAPORU. Deney No: 6 GEÇİCİ DURUM ANALİZİ

DENEY 2 DİYOT DEVRELERİ

DENEY-8 KONDANSATÖRÜN VE BOBİNİN DOĞRU AKIMDA DAVRANIŞI

ELEKTRONİK DEVRELER LABORATUVARI

DENEY NO:2 BJT Yükselticinin Darbe Cevabı lineer kuvvetlendirme Yükselme Süresi Gecikme Çınlama Darbe üst eğilmesi

İnönü Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü

T.C. YALOVA ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ENERJİ SİSTEMLERİ MÜHENDİSLİĞİ BÖLÜMÜ ESM 413 ENERJİ SİSTEMLERİ LABORATUVARI I

ELN3304 ELEKTRONİK DEVRELER LABORATUVARI II DENEY ZAMANLAMA DEVRESİ

4. 8 adet breadboard kablosu, 6 adet timsah kablo

YILDIZ TEKNİK ÜNİVERSİTESİ MAKİNE FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ MEKATRONİK MÜHENDİSLİĞİNE GİRİŞ DERSİ. Işığı Takip Eden Kafa 2 Nolu Proje

EEM 202 DENEY 8 RC DEVRELERİ-I SABİT BİR FREKANSTA RC DEVRELERİ

DC motorların sürülmesi ve sürücü devreleri

ÖLÇME VE DEVRE LABORATUVARI DENEY: 9. --İşlemsel Yükselteçler

Bu deneyde alan etkili transistörlerin DC ve AC akım-gerilim karakteristikleri incelenecektir.

Teorik Bilgi DENEY 7: ASENKRON VE SENKRON SAYICILAR

DENEY 3 Kırpıcı ve Kenetleyici Devreler

Deney 2: FARK YÜKSELTEÇ

DENEY 2: AC Devrelerde R, L,C elemanlarının dirençlerinin frekans ile ilişkileri ve RC Devrelerin İncelenmesi

ADIYAMAN ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ DEVRE ANALİZİ LABORATUVARI-II DENEY RAPORU

DENEY 8: ORTAK EMİTERLİ YÜKSELTEÇ Deneyin Amacı

DENEY FÖYÜ 7: Seri ve Paralel Rezonans Devreleri

DERS BİLGİ FORMU. Okul Eğitimi Süresi

ELEKTRONİK DEVRELER LABORATUARI I DENEY 3

Mekatronik Mühendisliği Lab1 (Elektrik-Elektronik) Dirençler ve Kondansatörler

Yarım toplayıcı devrelerini kurunuz.

Transkript:

Deney 1: Saat darbesi üretici devresi Bu deneyde, bir 555 zamanlayıcı entegresi(ic) kullanılacak ve verilen bir frekansta saat darbelerini üretmek için gerekli bağlantılar yapılacaktır. Devre iki ek direnç ve iki ek kapasite elemanının bağlantısını gerektirir. Dalga şekillerini gözlemlemek ve frekansı ölçmek için osiloskop kullanılacaktır. Kullanılan Elemanlar 1xLM555 Entegresi 1xLed 1x100k potansiyometre 1x10 kohm direnç 1x10 µf elektrolitik kondansatör 555 Zamanlayıcı(Timer) Entegresi 555 entegresi, iç lojiği Şekil 1 de gösterilen bir zamanlayıcı devredir. (R A ve R B dirençleri ve iki kondansatör entegreye dahil değildir.) Bu devre iki gerilim karşılaştırıcı, bir flip-flop ve transistörden oluşmuş bir tümdevredir. V CC = 5V tan toprağa sıralanmış üç iç direnç gerilim bölücü olarak kullanılmış ve böylece karşılaştırıcıların sabit girişlerine V CC nin 2/3 ve 1/3 ünü(3.3 V ve 1.7 V) kadar gerilim sağlanmıştır. 6 nolu bacaktaki eşik(threshold) girişi 3.3 V un üzerine çıktığında, üstteki karşılaştırıcı flipflobu yeniden başlangıç konumuna getirir ve çıkış düşük değere, yaklaşık olarak 0 V a gider. 2 nolu bacaktaki tetikleme girişi 1.7 V un altına düştüğünde, alttaki karşılaştırıcı flip-flobu kurar ve çıkış yükseğe, yaklaşık olarak 5 V a gider. Çıkış düşük olduğunda Q yüksektir ve transistörün base-emitter eklemi ileri yönde kutuplanmıştır. Çıkış yüksek olduğunda Q düşüktür ve transistör kesime gider. Zamanlayıcı devre, dışardan bağlanan bir RC tarafından belirlenen zaman gecikmeleri üretir. Bu deneyde, entegre zamanlayıcısı saat darbelerini üretmek için kararsız(astable) modda çalışacaktır. 1

Şekil 1. 555 entegresi kullanan saat darbesi üretici devresi Devrenin çalışması Şekil-1, kararsız çalışma için dış bağlantıları göstermektedir. C kondansatörü, transistör kesime gittiğinde R A ve R B dirençleri üzerinden şarj edilir, transistör ileri yönde kutuplanmış ve iletimdeyken de R B üzerinden boşalır. C kondansatöründeki gerilim 3.3 V a ulaştığında, 6 nolu bacaktaki eşik girişi flip-flobun sıfırlanmasına neden olur ve transistör iletime geçer. Boşalma(deşarj) gerilimi 1.7 V a ulaştığında, 2 nolu bacaktaki tetikleme girişi flip-flobu kurar ve transistör kesime gider. Böylece flipflobun çıkışı iki gerilim seviyesi arasında sürekli değişir. Kondansatörün üzerindeki gerilim işaretinin dalga şekli ve çıkış işaretinin dalga şekli Şekil-2 deki gibidir. Çıkış, şarj zamanına eşit bir sürede yüksek seviyede kalır. Bu süre, t H = 0.693(R A + R B )C eşitliğiyle belirlenir. Çıkış, boşalma zamanına eşit bir sürede düşük seviyede kalır. Bu süre aşağıdaki bağlantıyla belirlenir: t L = 0.693R B C Çıkış periyodu, şarj olma ve boşalma sürelerinin toplamıdır. Bu nedenle çıkış işareti periyodu(t) T = t H + t L = 0.693(R A + R B )C + 0.693R B C = 0.693(R A + 2R B )C 2

Frekansı: f = 1 T = 1.44/[(R A + 2R B )C] Duty Cycle, işaretin yüksekte kalma oranının işaretin periyoduna bölümüyle bulunur ve yüzde olarak ifade edilir. Duty cycle = t H t H + t L 100 Şekil 2. Darbe üretici devresindeki kapasitörün üzerindeki gerilimin ve entegre çıkış geriliminin dalga şekilleri 3

Lab Uygulaması Yanda şematiği verilen devreyi kurun. Osiloskopla çıkışı kontrol edin ve aşağıdaki tabloya kaydedin. Çıkış frekansını, periyodunu ve duty cycle ını not edin. C kondansatörü uçlarındaki çıkışı gözlemleyin ve sinyalin tetikleme ile eşik değerleri arasında olduğunu teyit edin. 7 Nolu bacakta yer alan transistör kollektöründeki dalga şekillerini gözlemleyin ve gerekli tüm bilgileri kaydedin. Devre davranışını analiz ederek dalga şekillerini açıklayın. Değişken frekanslı darbe üretici elde etmek için R B yi 100 kohm luk bir potansiyometre ile değiştirin. Çıkış dalga şeklinin potansiyometre ayarındaki değişmeyle nasıl değiştiğini gözlemleyin. Potansiyometrenin min ve max direnç değerlerindeki çıkış dalga şekillerini kaydedin. 4

Sorular 1. 555 zamanlayıcı entegresinin çalışma modlarını açıklayınız. Kullanım alanlarını yazınız. 2. Deneyde yapılan işlemleri Proteus benzetim programında tekrarlayıp sonuçları rapora ekleyiniz. 3. Şekil 1 deki devrede C kondansatörünün değerini 0.001 µf alarak, Şekil-4 de gösterildiği gibi saat darbeleri üretmek için R A ve R B direnç değerlerini, çıkış frekansı, periyodu, duty cycle değerlerini hesaplayınız. Devreyi Proteus ta kurup osiloskopta çıkışı kontrol edin ve rapora ekleyiniz. Şekil 4. Bir darbe üreticinin çıkış dalga şekli 5