Güz Y.Y. Lojik Devre Laboratuvarı Laboratuvar Çalışma Düzeni

Benzer belgeler
T.C. İstanbul Medeniyet Üniversitesi Mühendislik ve Doğa Bilimleri Fakültesi Elektrik-Elektronik Mühendisliği Bölümü

İnönü Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü

DENEY 8- Flip Flop ve Uygulamaları. Amaç: - Flip Flop çalışma mantığını kavramak

1 ELEKTRONİK KAVRAMLAR

Deney 6: Ring (Halka) ve Johnson Sayıcılar

EEM122SAYISAL MANTIK SAYICILAR. Elektrik Elektronik Mühendisliği Yrd. Doç. Dr. Hüseyin Sağkol

T.C. BOZOK ÜNİVERSİTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ LOJĐK DEVRELER LABORATUARI DENEY FÖYÜ

KMU MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRELER II LABORATUVARI DENEY 1 TOPLAYICILAR - ÇIKARICILAR

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2

BÖLÜM 2 SAYI SİSTEMLERİ

SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ

NECMETTİN ERBAKAN ÜNİVERSİTESİ MÜHENDİSLİK MİMARLIK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY FÖYÜ

BÖLÜM 10 KAYDEDİCİLER (REGİSTERS) SAYISAL TASARIM. Bu bölümde aşağıdaki konular anlatılacaktır

Deney 3: Asenkron Sayıcılar

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi

ELK 204 Mantık Devreleri Laboratuvarı Deney Kitapçığı

18. FLİP FLOP LAR (FLIP FLOPS)

Mantık Devreleri Laboratuarı

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 4 DENEYİN ADI: JK, RS, T VE D TİPİ FLİP-FLOPLARIN İNCELENMESİ

V-LAB BİLGİSAYAR ARAYÜZLÜ EĞİTİM SETİ

Bu deney çalışmasında kombinasyonel lojik devrelerden decoder incelenecektir.

Deney 5: Shift Register(Kaydırmalı Kaydedici)

Deney 2: Flip-Floplar

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ

LABORATUVAR DENEYLERİ

İKİ TABANLI SİSTEM TOPLAYICILARI (BINARY ADDERS)

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ

1. DENEY-1: DİYOT UYGULAMALARI

Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü Bölüm/Program Dersi Ders Tanım Bilgileri Dersin Adı

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY RAPORU. Deney No: 3 FF Devreleri

Mantık Devreleri Lab

T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1

DENEY 5 RS FLİP-FLOP DENEYLERİ

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

Yarım toplayıcı devrelerini kurunuz.

BÜLENT ECEVĠT ÜNĠVERSĠTESĠ MÜHENDĠSLĠK FAKÜLTESĠ ELEKTRĠK-ELEKTRONĠK MÜHENDĠSLĠĞĠ BÖLÜMÜ Öğretim Yılı- Bahar Dönemi

LABORATUVAR DENEYLERİ

SAYISAL MANTIK LAB. PROJELERİ

(VEYA-DEĞİL kapısı) (Exlusive OR kapısı) (Exlusive NOR kapısı)

ArĢ. Gör. Mehmet Zeki KONYAR ArĢ. Gör. Sümeyya ĠLKĠN

BM217 SAYISAL TASARIM DERSİ LABORATUVAR DENEYLERİ

DENEY 1 BOOLEAN CEBİRİ TEMEL İŞLEMLERİ

İSTANBUL TEKNİK ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELERİ LABORATUVARI DENEY RAPORU

SELÇUK ÜNĠVERSĠTESĠ MÜHENDĠSLĠK-MĠMARLIK FAKÜLTESĠ ELEKTRĠK-ELEKTRONĠK MÜHENDĠSLĠĞĠ BÖLÜMÜ LOJĠK DEVRE TASARIM DERS NOTLARI

LOJİK DEVRELER-I III. HAFTA DENEY FÖYÜ

DENEY 6: FLİP-FLOP (BELLEK) DEVRESİ UYGULAMALARI

DENEY #1 LOJİK KAPILAR. Lojik kapılarının doğruluk tablosunu oluşturmak

TEKNOLOJİ FAKÜLTESİ YMT-215 LOGIC CIRCUITS

Elektrik Elektronik Mühendisliği Bölümü Lojik Devre Laboratuarı DENEY-2 TEMEL KAPI DEVRELERİ KULLANILARAK LOJİK FONKSİYONLARIN GERÇEKLEŞTİRİLMESİ

Ders Adı Kodu Yarıyılı T+U Saati Ulusal Kredisi AKTS

DOĞRULUK TABLOLARI (TRUTH TABLE)

SAYICILAR. Tetikleme işaretlerinin Sayma yönüne göre Sayma kodlanmasına göre uygulanışına göre. Şekil 52. Sayıcıların Sınıflandırılması

DENEY-6 LOJİK KAPILAR VE İKİLİ DEVRELER

SAYISAL DEVRE LABORATUVARI DENEY KİTAPÇIĞI

İÇİNDEKİLER. 1-1 Lojik ve Anahtara Giriş Lojik Kapı Devreleri... 9



ı ı ı ğ ş ı ı ı ı ı ı ı ı


Sayısal Sistemler (MECE 305) Ders Detayları

DENEY 2- Sayıcılar. 1. Sayıcıların prensiplerinin ve sayıcıların JK flip-flopları ile nasıl gerçeklendiklerinin incelenmesi.

DİCLE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ EEM309 SAYISAL ELEKTRONİK LABORATUARI

BLM 221 MANTIK DEVRELERİ

Mantık fonksiyonlarından devre çizimi 6 Çizilmiş bir devrenin mantık fonksiyonunun bulunması

SINAV DERS ARALIĞI. Saat 9:45 2.DERS 2.DERS 2.DERS 2.DERS 2.DERS 2.DERS 2.DERS 2.DERS 2.DERS 2.DERS 2.DERS 2.DERS 2.DERS 3.DERS 3.DERS 3.DERS 4.

SAYISAL TASARIM. Ege Üniversitesi Ege MYO Mekatronik Programı

Bölüm 7 Ardışıl Lojik Devreler

7.Yazmaçlar (Registers), Sayıcılar (Counters)

DVP-SV2 SERİSİ PLC YÜKSEK HIZLI PALS GİRİŞLERİ COUNTER TABLOSU

DENEY 2- Sayıcılar ve Kaydırmalı Kaydediciler

Deney 8: ALU da Aritmetik Fonksiyonlar

Teorik Bilgi DENEY 7: ASENKRON VE SENKRON SAYICILAR

Geçtiğimiz hafta# Dizisel devrelerin tasarımı# Bu hafta# Örnek: Sekans algılayıcı# Örnek: Sekans algılayıcı# 12/11/12

SELÇUK ÜNİVERSİTESİ MÜHENDİSLİK-MİMARLIK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRE TASARIM DERS NOTLARI

75. YIL MESLEKİ VE TEKNİK ANADOLU LİSESİ EĞİTİM-ÖĞRETİM YILI DİJİTAL ELEKTRONİK DERSİ 11-ELK SINIFI MODÜLLÜ YILLIK DERS PLANI

Proje #2 - Lojik Devre Benzetimi

Sayısal Devreler ve Sistemler (EE203) Ders Detayları

Sayıcılar n bitlik bir bilgiyi tutmanın yanısıra her saat çevriminde tuttukları değeri artıran veya azaltan ardışıl devrelerdir.

Bu derste! BBM 231 Yazmaçların Aktarımı Seviyesinde Tasarım! Yazmaç Aktarımı Düzeyi! Büyük Sayısal Sistemler! 12/25/12

SAYISAL TASARIM. Ege Üniversitesi Ege MYO Mekatronik Programı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

Temel Mantık Kapıları

Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi. Sayısal Elektronik

GÜZ YARIYILI - 24 Eylül - 30 Aralık 2018

Yarı İletkenler ve Temel Mantıksal (Lojik) Yapılar. Bilgisayar Mühendisliğine Giriş 1

Aşağıdaki uygulama faaliyetini yaparak asenkron yukarı sayıcıdevresini kurabileceksiniz.

MUNZUR ÜNİVERSİTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ MANTIK DEVRELERİ LABORATUVARI

V-LAB. Bilgisayar Tabanlı Eğitim Platformu Computer Based Education Platform. Genel Özellikler. General Specifications

GENEL AMAÇLI SAYISAL EGITIM SETI. Ars.Gör. Gülay Tezel Ars.Gör. Ömer Kaan BAYKAN

ÖZEL ALTIN NESİL İLKOKULU VE ORTAOKULU ÖĞRETİM YILI l. DÖNEM SINAV TAKVİMİ

C-Serisi PLC İleri Seviye Eğitim

Yazılan programın simülasyonu için; (A<B), (A>B) ve (A=B) durumunu sağlayacak 2 şer tane değeri girerek modelsimde oluşan sonuçları çiziniz.

altın nesil İLKOKULU VE ORTAOKULU ÖĞRETİM YILI l. DÖNEM SINAV TAKVİMİ Türkçe 1 DENEME 1 İnsan Hak. Demokrasi 1

5. LOJİK KAPILAR (LOGIC GATES)

PICBIT_PLC İLE LOJİK TASARIM. Doç. Dr. Murat UZAM Niğde Üniversitesi Mühendislik-Mimarlık Fakültesi Elektrik-Elektronik Mühendisliği Bölümü

BİLGİSAYAR MİMARİSİ. İkili Kodlama ve Mantık Devreleri. Özer Çelik Matematik-Bilgisayar Bölümü

DENEY 4: TOPLAYICILAR, ÇIKARICILAR VE KARŞILAŞTIRICILAR

SAYISAL DEVRE TASARIMI LABORATUVARI DENEY 1: TEMEL LOJİK KAPI KARAKTERİSTİKLERİNİN ÖLÇÜMÜ

DÜZCE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ

Transkript:

2010-2011 Güz Y.Y. Lojik Devre Laboratuvarı Laboratuvar Çalışma Düzeni Deneyi hangi grubun hangi tarihte ve saatte yapacağı internet sayfasında (http://www.ce.yildiz.edu.tr/myindex.php?id=54) duyurulmuştur. Öğrencilerin bu tarihlere göre deneye gelmeleri gerekmektedir. Öğrencilerin, laboratuvara gelmeden önce, deney föyünün çıktısını almaları, gerekli ön çalışmayı yapmış olmaları, föyde yazılı olan malzeme listesindeki malzemeleri satın almış olmaları ve deneyde kullanılacak entegrelerin datasheet leri internetten araştırarak, nasıl çalıştıklarını öğrenmeleri gerekmektedir. Deneylerin başında kısa bir yazılı sınav (quiz) yapılacaktır. Öğrencilerin deney ile ilgili konulara hazırlanıp gelmeleri gerekmektedir. Deney takvimi gruplar için şu şeklidedir: 1. Deney 2. Deney 3. Deney 4. Deney 5. Deney A Grubu B Grubu C Grubu D Grubu 3 Kasım 5 Kasım 8 Kasım 8 Kasım Çarşamba 13:00 Cuma 13:00 Pazartesi 10:00 Pazartesi 13:00 10 Kasım 12 Kasım 24 Kasım 26 Kasım Çarşamba 13:00 Cuma 13:00 Çarşamba 13:00 Cuma 13:00 1 Aralık 3 Aralık 8 Aralık 10 Aralık Çarşamba 13:00 Cuma 13:00 Çarşamba Cuma 13:00 15 Aralık 17 Aralık 22 Aralık 24 Aralık Çarşamba 13:00 Cuma 13:00 Çarşamba 13:00 Cuma 13:00 29 Aralık 31 Aralık 5 Ocak 7 Ocak Çarşamba 13:00 Cuma 13:00 Çarşamba 13:00 Cuma 13:00

Lojik Devreler Laboratuvarı 1. Deney LOJİK KAPI UYGULAMALARI 1. Aşağıdaki fonksiyonu NAND kapılarıyla gerçekleyiniz. a. F = (A D ) (B D ) (D E ) b. F = (A E ) (B C ) (C D) c. F = (A C ) (B D ) (C E) d. F = (A E) (A B ) (C E) 2. Aşağıdaki fonksiyonu NOR kapılarıyla gerçekleyiniz. a. F = (A C ) (B C ) (C D) b. F = (A E ) (B C) (B D) c. F = (A B ) (A C) (B E ) d. F = (A D ) (B E) (C D) Not: a, b, c, d şıklı tüm deney sorularında her grup kendi harfi olan şıkkı yapacaktır. Grup A, a şıklarını, Grup B, b şıklarını, Grup C, c şıklarını, Grup D, d şıklarını cevaplayacaktır. Gerekli Malzemeler: 1 adet 7400 (4-2 in NAND) 1 adet 7402 (4-2 in NOR) 1 adet 7404 (6 inverter) 1 adet 7410 * (3-3 in NAND) 1 adet 7427 (3-3 in NOR) Bol miktarda kablo (tek telli) * 7410 bulamayanlar yerine 7412 ve 10K direnç alabilirler. 2

Lojik Devreler Laboratuvarı 2. Deney TOPLAYICI UYGULAMALARI 1. XOR ve NAND kapılarını kullanarak 1-bit tam toplayıcı devreyi gerçekleyiniz. 2. 4-bit toplayıcı entegresini ve XOR kapılarını kullanarak 4-bit toplama ve çıkartma işlemlerini yapan devreyi gerçekleyiniz. Toplama ve çıkartma işlemleri S anahtarı ile kontrol edilecektir. S=0 iken toplama S=1 iken çıkartma yapacaktır. Gerekli Malzemeler: 2 adet 7400 (4-2 in NAND) (Bir adet alınmıştı) 1 adet 7402 (4-2 in NOR) (Bir adet alınmıştı) 1 adet 7404 (6 inverter) (Bir adet alınmıştı) 2 adet 7486 (4-2 in XOR) 2 adet 7483 (4-bit binary adder) Alınacak Malzemeler: 1 adet 7400 (4-2 in NAND) 2 adet 7486 (4-2 in XOR) 2 adet 7483 (4-bit binary adder) 3

Lojik Devreler Laboratuvarı 3. Deney MUX ve DECODER UYGULAMALARI 1. Aşağıdaki doğruluk tablosunu sağlayan devreyi 2*4 dekoder ve gerekli kapıları kullanarak gerçekleyiniz. A B C O(a) O(b) O(c) O(d) 0 0 0 0 1 1 0 0 0 1 1 1 1 1 0 1 0 0 0 1 1 0 1 1 1 0 0 1 1 0 0 1 1 1 0 1 0 1 0 0 0 0 1 1 0 1 1 0 1 1 1 1 1 0 1 0 2. Aşağıdaki doğruluk tablosunu sağlayan devreyi 4*1 mux ve gerekli kapıları kullanarak gerçekleyiniz. A B C D O(a) O(b) O(c) O(d) 0 0 0 0 0 0 1 1 0 0 0 1 1 1 1 0 0 0 1 0 1 0 0 1 0 0 1 1 0 1 1 0 0 1 0 0 1 0 0 1 0 1 0 1 0 0 0 1 0 1 1 0 1 1 0 0 0 1 1 1 0 1 1 0 1 0 0 0 1 0 1 1 1 0 0 1 0 1 1 1 1 0 1 0 0 0 1 1 1 0 1 1 1 1 0 0 1 1 0 0 1 0 1 0 1 1 0 1 0 0 0 0 1 1 1 0 0 1 1 0 1 1 1 1 1 0 0 1 Gerekli Malzemeler: 1 adet 74139 (2-2 4 decoder) 1 adet 74153 (2-4*1 mux) 1 adet 7404 (6 inverter) (Bir adet alınmıştı) 2 adet 7432 (4-2 in OR) Alınacak Malzemeler: 1 adet 74139 (2-2 4 decoder) 1 adet 74153 (2-4*1 mux) 2 adet 7432 (4-2 in OR) 4

Lojik Devreler Laboratuvarı 4. Deney SAYICI UYGULAMALARI 1. JK flip-floplarını kullanarak S anahtarının konumuna göre aşağıdaki gibi sayan 3-bit sayıcıyı gerçekleyiniz. S Sayma değerleri 0 1,2,5,6,4,2... 1 0,3,4,7,0,3... S anahtarı herhangi bir zamanda değiştirildiğinde bir sonraki durum en son sayma değeri +1 olmalıdır. 2. 4-bit binary sayıcı kullanarak 3-12 sayıcıyı gerçekleyiniz. Gerekli Malzemeler: 2 adet 74112 (4 JK flip flop) 1 adet 74163 (4-bit counter) ve daha önce alınmış olan kapılar (inverter, XOR, NAND,...) Alınacak Malzemeler: 2 adet 74112 (4 JK flip flop) 1 adet 74163 (4-bit counter) 5

Lojik Devreler Laboratuvarı 5. Deney SHIFT REGISTER UYGULAMALARI 1. Aşağıdaki tablodaki doğruluk tablosunu sağlayan 4-bit shift registerı gerçekleyiniz. M1 M0 İşlem 0 0 Paralel yükleme 0 1 1 e göre tersini alma 1 0 Sola kaydırma 1 1 Sağa döndürme 2. Shift register entegresini kullanarak 4-bit 2 ye göre tersini alan devreyi gerçekleyiniz. Gerekli Malzemeler: 1 adet 74194 (4-bit bidirectional shift register) 2 adet 7474 (2 D flip flop) 2 adet 74153 (2-4*1 mux) (Bir adet alınmıştı) ve daha önce alınmış olan kapılar (inverter, XOR, NAND,...) Alınacak Malzemeler: 1 adet 74194 (4-bit bidirectional shift register) 2 adet 7474 (2 D flip flop) 1 adet 74153 (2-4*1 mux) 6

Gerekli Malzemeler: 7400 *2 (4-2 in NAND) 7402 *2 (4-2 in NOR) 7404 *2 (6 inverter) 7410 *2 (3-3 in NAND) 7420 *2 (2-4 in NAND) 7427 *2 (3-3 in NOR) 7432 *2 (4-2 in OR) 7474 *2 (2 D flip flop) 7483 *2 (4-bit binary adder) 7486 *2 (4-2 in XOR) 74112 *2 (4 JK flip flop) 74139 *2 (2-2 4 decoder) 74153 *2 (2-4*1 mux) 74158 *2 (4-2*1 mux) 74163 *2 (4-bit counter) 74194 *2 (4-bit bidirectional shift register) 1 k *2 Yan keski En az 3 metre tek damar kablo (0.5mm kalınlığında) 7

LOJİK LABORATUARI ENTEGRE KATOLOĞU 7400 2 input NAND 7402 2 input NOR 7404 INVERTER 7410 3 input NAND 7420 4 input NAND 7427 3 input NOR 7432 2 input OR 7474 2*D flip flop 7483 4 bit binary adder 7486 2 input XOR 74112 4*JK flip flop 74139 2*2to4 decoder 74153 2*4-1mux 74158 4*2-1mux 74163 4 bit counter 74194 4 bit bidirectional shift register 8

7400 7402 7420 7427 7483 7486 9

74153 74158 7404 7410 7432 7474 10

74112 74139 74163 74194 11