DENEY 5 RS FLİP-FLOP DENEYLERİ

Benzer belgeler
NECMETTİN ERBAKAN ÜNİVERSİTESİ MÜHENDİSLİK MİMARLIK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY FÖYÜ

Deney 2: Flip-Floplar

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 4 DENEYİN ADI: JK, RS, T VE D TİPİ FLİP-FLOPLARIN İNCELENMESİ

18. FLİP FLOP LAR (FLIP FLOPS)

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY RAPORU. Deney No: 3 FF Devreleri

DENEY 6: FLİP-FLOP (BELLEK) DEVRESİ UYGULAMALARI

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

TURGUT ÖZAL ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ MANTIK DEVRELERİ LABORATUARI. Deney 5 Flip Flop Devreleri

Bölüm 4 Ardışıl Lojik Devre Deneyleri

BLM 221 MANTIK DEVRELERİ

Teorik Bilgi DENEY 7: ASENKRON VE SENKRON SAYICILAR

DENEY 8- Flip Flop ve Uygulamaları. Amaç: - Flip Flop çalışma mantığını kavramak

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi

SAYICILAR. Tetikleme işaretlerinin Sayma yönüne göre Sayma kodlanmasına göre uygulanışına göre. Şekil 52. Sayıcıların Sınıflandırılması

Bölüm 7 Ardışıl Lojik Devreler

SAYISAL DEVRE TASARIMI LABORATUVARI DENEY 1: TEMEL LOJİK KAPI KARAKTERİSTİKLERİNİN ÖLÇÜMÜ

Tek kararlı(monostable) multivibratör devresi

Deney 6: Ring (Halka) ve Johnson Sayıcılar

Bölüm 4 Ardışıl Lojik Devre Deneyleri

Deney 3: Asenkron Sayıcılar

(VEYA-DEĞİL kapısı) (Exlusive OR kapısı) (Exlusive NOR kapısı)

İnönü Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü

Temel Flip-Flop ve Saklayıcı Yapıları. Mikroişlemciler ve Mikrobilgisayarlar

SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ

BÖLÜM 8 MANDAL(LATCH) VE FLİP-FLOPLAR SAYISAL ELEKTRONİK. Bu bölümde aşağıdaki konular anlatılacaktır

BM217 SAYISAL TASARIM DERSİ LABORATUVAR DENEYLERİ

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi

5. LOJİK KAPILAR (LOGIC GATES)

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek.

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2

Deney 5: Shift Register(Kaydırmalı Kaydedici)

T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1

BÖLÜM 8 - MULTİVİBRATÖRLER VE FLİP FLOPLAR (FLİP-FLOPS) İÇERİK:

DENEY 2- Sayıcılar. 1. Sayıcıların prensiplerinin ve sayıcıların JK flip-flopları ile nasıl gerçeklendiklerinin incelenmesi.

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

Bir devrede bellek elemanı olarak kullanılmak üzere latch leri inceledik.

Y.Doç.Dr.Tuncay UZUN 6. Ardışıl Lojik Devreler 2. Kombinezonsal devre. Bellek. Bellek nedir? Bir bellek şu üç önemli özelliği sağlamalıdır:

DENEY #1 LOJİK KAPILAR. Lojik kapılarının doğruluk tablosunu oluşturmak

DENEY-6 LOJİK KAPILAR VE İKİLİ DEVRELER

DENEY 2- Sayıcılar ve Kaydırmalı Kaydediciler

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

Bu deney çalışmasında kombinasyonel lojik devrelerden decoder incelenecektir.

DENEY 21 IC Zamanlayıcı Devre

Bir devrede bellek elemanı olarak kullanılmak üzere tutucuları inceledik.

TEKNOLOJİ FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ EET-206 SAYISAL ELEKTRONİK - II LABORATUVARI

T.C. BOZOK ÜNİVERSİTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ LOJĐK DEVRELER LABORATUARI DENEY FÖYÜ

EEM122SAYISAL MANTIK SAYICILAR. Elektrik Elektronik Mühendisliği Yrd. Doç. Dr. Hüseyin Sağkol

1. DENEY-1: DİYOT UYGULAMALARI

ANALOG ELEKTRONİK - II. Opampla gerçekleştirilen bir türev alıcı (differantiator) çalışmasını ve özellikleri incelenecektir.

DİCLE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ EEM309 SAYISAL ELEKTRONİK LABORATUARI

TEKNOLOJİ FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ EET-206 SAYISAL ELEKTRONİK - II LABORATUVARI

Mantık Devreleri Laboratuarı

DOĞRULUK TABLOLARI (TRUTH TABLE)

İKİ TABANLI SİSTEM TOPLAYICILARI (BINARY ADDERS)

ARDIŞIL DEVRELER. Çıkışlar. Kombinezonsal devre. Girişler. Bellek

ÖĞRENME FAALİYETİ-2 ÖĞRENME FAALİYETİ-2 2. MULTİVİBRATÖRLER

BAHAR DÖNEMİ MANTIK DEVRELERİ LABORATUVARI DENEY FÖYÜ BALIKESİR ÜNİVERSİTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ

Mantık fonksiyonlarından devre çizimi 6 Çizilmiş bir devrenin mantık fonksiyonunun bulunması

1) Seri ve paralel bağlı dirençlerin eşdeğer direncinin bulunması. 2) Kirchhoff akım ve gerilim yasalarının incelenmesi.

Şekil 3-1 Ses ve PWM işaretleri arasındaki ilişki

DENEY 9- DOĞRU AKIM DA RC DEVRE ANALİZİ

TEKNOLOJİ FAKÜLTESİ YMT-215 LOGIC CIRCUITS

Güz Y.Y. Lojik Devre Laboratuvarı Laboratuvar Çalışma Düzeni

ANALOG ELEKTRONİK - II YÜKSEK GEÇİREN FİLTRE

T.C. İstanbul Medeniyet Üniversitesi Mühendislik ve Doğa Bilimleri Fakültesi Elektrik-Elektronik Mühendisliği Bölümü

BİLİŞİM TEKNOLOJİLERİ

Deney 7: Aritmetik ve Lojik İşlem Birimi(ALU)

ArĢ. Gör. Mehmet Zeki KONYAR ArĢ. Gör. Sümeyya ĠLKĠN

Bölüm 6 Multiplexer ve Demultiplexer

ÖĞRENME FAALİYETİ-2 2. MULTİVİBRATÖRLER

Deney 4: 555 Entegresi Uygulamaları

DENEY 4. Rezonans Devreleri

1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek.

ARDIŞIL DEVRELER FLIP FLOP (İKİLİ DEVRELER)

Deney 1: Saat darbesi üretici devresi

KARADENİZ TEKNİK ÜNİVERSİTESİ Mühendislik Fakültesi Elektrik-Elektronik Mühendisliği Bölümü ELK 2008 DEVRELER II LABORATUARI

DENEY 5. Rezonans Devreleri

DENEY 3: RC Devrelerin İncelenmesi ve Lissajous Örüntüleri

DENEY 1a- Kod Çözücü Devreler

SAYISAL TASARIM. Ege Üniversitesi Ege MYO Mekatronik Programı

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

Bölüm 2 Kombinasyonel Lojik Devreleri

DENEY 1: AC de Akım ve Gerilim Ölçme

DENEY 2-5 Karşılaştırıcı Devre

Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi. Sayısal Elektronik

1. Direnç değeri okunurken mavi renginin sayısal değeri nedir? a) 4 b) 5 c) 1 d) 6 2. Direnç değeri okunurken altın renginin tolerans değeri kaçtır?

Bölüm 1 Temel Lojik Kapılar

(I) şimdiki. durum (S) belleği. saat. girşi

HARRAN ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ

DENEY 1 BOOLEAN CEBİRİ TEMEL İŞLEMLERİ

BÖLÜM 2 SAYI SİSTEMLERİ

EEM309 SAYISAL ELEKTRONİK LABORATUARI. AND (VE) Kapısı VE kapısı, mantıksal çarpma işlemi yapmaktadır.

6. DENEY Alternatif Akım Kaynağı ve Osiloskop Cihazlarının Kullanımı

T.C. MİLLÎ EĞİTİM BAKANLIĞI BİLİŞİM TEKNOLOJİLERİ SAYICILAR 523EO0044

SÜREKLİ VE AYRIK ZAMANLI KONTROL SİSTEMLERİNDE KULLANILAN TEMEL MATEMATİKSEL OPERASYONLAR VE KARAKTERİSTİKLERİ

Aşağıdaki uygulama faaliyetini yaparak asenkron yukarı sayıcıdevresini kurabileceksiniz.

BÖLÜM 9 (COUNTERS) SAYICILAR SAYISAL ELEKTRONİK. Bu bölümde aşağıdaki konular anlatılacaktır

SAYISAL ANALOG DÖNÜŞTÜRÜCÜ DENEYİ

ROM ve PLD lerle ARDIŞIL DEVRE TASARIMI

Transkript:

Adı Soyadı: No: Grup: DENEY 5 RS FLİP-FLOP DENEYLERİ ÖN BİLGİ : Sayısal bilgiyi ( "0" veya "1" ) depolamada ve işlemede kullanılan temel devrelerden biri de F-F lardır. Genel olarak dört tipi vardır: 1- RS Flip-Flop 2- D tipi Flip-Flop 3- JK Flip-Flop 4- T tipi Flip-Flop Bu deneyde RS F-F incelenecektir. RS F-F'un en basit yapıda olanı ( yalın RS F-F) Şekil 4.1'de şematik olarak gösterilmiştir. Girişler S (set) ve R (reset) olarak isimlendirilirler. Çıkışlar Q ve Q olarak gösterilirler. Q çıkışındaki bilgi F-F'un durumunu belirler. Eğer Q=1 ise, F-F "1" durumunda, Q=0 ise F-F "0" durumundadır denir. Tablo 3.1' de, NOR kapılarıyla yapılan, Tablo 4.1 ' de ise NAND kapılarıyla yapılan RS F-F ' un girişleri ve çıkışları arasındaki ilişkiyi gösteren doğruluk tablosu (truth-table) verilmiştir. Şekil 3.1 Tablo 3.1 Şekil 3.2 Tablo 3.2 DIGITAL ELECTRONIC 1

FLOP DENEY NO : 3.1 DENEY ADI : NOR ( VEYA-DEĞİL ) KAPILARINDAN OLUŞAN R-S FLİP- SIRA GİRİŞ ÇIKIŞ S R Q Q 1 0 1 2 0 0 3 1 0 4 0 0 5 1 1 Tablo. 3.1.a Deneyin Yapılışı : Şekil 3.1.a 1. Deneyi Şekil 3.1.a ' deki gibi kurunuz. Gücü uygulayınız. 2. A ve B anahtarlarını kullanarak Tablo 3.1.a da verilen S-R giriş değerlerini uygulayarak Q çıkışını LED displayden izleyerek, Tablo 3.1.a' ya kaydedin. 3. Tablo 3.1.a'daki sonuçlara göre; a) Çıkışlar her zaman birbirinin tersi midir? Her iki giriş de " 1 " iken çıkışların ikisi de " 0 " dır. Bu durum kullanılmaz. Bunun dışında çıkışlar birbirinin tersidir. b) S=1 olduğunda, her zaman Q 1 oluyor mu? Niçin? S=1 olduğunda Q =1 olur. Çünkü SET, çıkışı kurma görevi yapar. NOR kapısının bir girişinin "0" olması, kapı çıkışını "1" yapar. c) R=0 olduğunda, her zaman Q=0 oluyor mu? d) S=0, R=0 olduğunda Q aynı kalıyor mu? e)tablodaki sonuçları ön bilgide verilen bilgilerle karşılaştırın. Aynı mı? DIGITAL ELECTRONIC 2

DENEY NO : 3.2 DENEY ADI : NAND ( VE-DEĞİL ) KAPILARINDAN OLUŞAN R-S FLİP FLOP SIRA GİRİŞ ÇIKIŞ S R Q Q 1 0 1 2 1 1 3 1 0 4 1 1 5 0 0 Deneyin Yapılışı : Şekil 3.2.a Tablo 3.2.a 1. Devreyi Şekil 3.2.a' daki gibi kurun. Gücü uygulayın. 2. A ve B anahtarlarını kullanarak Tablo 3.2.a' da verilen S-R giriş değerlerini uygulayarak Q çıkışını LED displeyden izleyerek sonuçları Tablo 3.2.a' ya kaydedin. 3. Tablo 3.2.a' daki sonuçlara göre; a) Çıkışlar her zaman birbirinin tersimidir? Her iki giriş de " 0 " iken çıkışların ikisi de " 1 " dır. Bu durum kullanılmaz. Bunun dışında çıkışlar birbirinin tersidir. b) S' = 0 olduğunda Q = 1 oluyor mu? S' =0 olduğunda Q=1 olur. Çünkü SET' = 0 iken çıkışı kurma görevi yapar. NAND kapısının bir girişinin "0" olması, kapı çıkışını "1" yapar. c) R ' = 0 olduğunda Q=0 oluyor mu? Niçin? d) S ' = 1, R ' = 1 olduğunda Q her zaman bir önceki durumunu koruyor mu? DIGITAL ELECTRONIC 3

DENEY NO : 3.3 DENEY ADI : SAATLİ R-S FLİP FLOP CLK GİRİŞ ÇIKIŞ R S Q Q 1 0 0 1 1 0 1 0 1 1 1 1 Tablo 3.3.a Şekil 3.3.a Deneyin Yapılışı : 1. Devreyi Şekil 3.3.a' daki gibi kurun. Gücü uygulayın. 2. A ve B anahtarlarını kullanarak Tablo 3.3.a' da verilen R-S giriş değerlerini uygulayarak çıkışları LED displayden izleyip sonuçları Tablo 3.3.a' ya kaydediniz. 3. Tablo 3.3.a' daki sonuçlara göre; a) S-R girişindeki değişiklikler çıkışa ne zaman yansıyor? Açıklayınız. R ve S' deki değişmelerin çıkışı etkilemesi için clk' nın "1" olması gerekmektedir. b) Clk "0" verildiği sürece girişteki değişiklikler çıkışı niçin etkilemiyor? Clk "0" olduğunda girişteki NAND kapılarının çıkışı daima"1" dir. Bu da R'-S' Flip Flop' unun çıkışlarının bir önceki durumunu korumasını sağlar. DIGITAL ELECTRONIC 4

J-K TİPİ FLİP-FLOP ' UN İNCELENMESİ DENEY AMAÇLARI: A- J-K FF' unu tanımak, mantık işlevini doğrulamak ve gerçeklik tablosunu çıkarmak, B- TTL 7476 J-K Flip Flop entegresini tanımak. ÖN BİLGİLER : JK FF en yaygın kullanılan FF' dur. Çok çeşitli uygulama yerleri vardır. JK FF esas olarak R ve S girişleri kapılanmış ve çıkışları çapraz bağlanmış saatli RS FF' dur. JK FF zaman uyumludur. Ancak zaman uyumsuz denetim girişleri de ( Preset ve Clear ) kullanılabilir ama bunlar çalışmalarda yasak durum veya belirsiz şartlara neden olabilir. Kenar tetiklemeli JK FF, kenar tetiklemeli D tipi FF ' a benzemektedir. JK FF' un sembolü ve doğruluk tablosu aşağıda görülmektedir. Şekil 3.4.1 GİRİŞLER ÇIKIŞLAR J K Q Q 0 0 DEĞİŞMEZ 0 1 0 1 1 0 1 0 1 1 DEĞİŞİR Tablo 4.4.1 Şekil 3.4.2 DIGITAL ELECTRONIC 5

DENEY NO: 3.4 DENEY ADI : J-K TİPİ FLİP-FLOP ' UN DOĞRULUK TABLOSUNUN ÇIKARILMASI Şekil 3.4.a KONTROL GİRİŞLER ÇIKIŞ PRESET CLEAR J K CLK Q Q 0 0 X X X 1 0 X X X 0 1 x X x 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 0 1 Tablo 3.4.a AÇIKLAMA DIGITAL ELECTRONIC 6

D TİPİ FLIP-FLOP ' UN İNCELENMESİ DENEY AMAÇLARI: A- TTL ve CMOS D-FF ' u tanımak, mantık işlevini doğrulamak ve gerçeklik tablosunu çıkarmak, B- INVERTER ( DEĞİL ) kapısı ve JK-FF ile D-FF yapmayı öğrenmek. ÖN BİLGİ : 1*D-FF seviye ve kenar tetiklemesi ile çalışabilir. Çeşitli uygulama yerleri vardır. 2*Seviye tetiklemeli D-FF ta Clock sinyali aktif durumda iken, veri hattında ne varsa çıkışına (Q) bunu aktarır. 3*Kenar tetiklemeli D-FF sadece clk palsi değişimi sırasında veri hattındaki mantık durumunu çıkışa (Q) aktarır. 4*Her iki D-FF türünde de yasak durum veya belirsizlik durumu oluşmaz. D-FF' un sembolü ve doğruluk tablosu ve TTL 7474 ile CMOS 4027 entegrelerinin iç yapıları aşağıda görülmektedir. Şekil 3.5.1 Seviye tetiklemeli D-FF Düşen kenar tetiklemeli D-FF CLK DATA Q 0 0 0 0 1 1 1 0 ÖNCEKİ DURUM 1 1 ÖNCEKİ DURUM CLK DATA Q 1 X ÖNCEKİ DURUM 1 1 1 1 0 0 Tablo 3.5.1 Tablo 3.5.2 Şekil 3.5.2 DIGITAL ELECTRONIC 7

DENEY NO: 3.5 DENEY ADI : D TİPİ FLİP-FLOP ' UN DOĞRULUK TABLOSUNUN ÇIKARILMASI Şekil 3.5.a KONTROL GİRİŞ ÇIKIŞ Preset Clear D Clk Q Q 0 0 X X 1 0 X X 0 1 X X 1 1 0 1 1 1 1 1 AÇIKLAMA Tablo. 3.5.a DIGITAL ELECTRONIC 8

DENEY NO: 3.6 DENEY ADI : J-K TİPİ FLİP-FLOP İLE D TİPİ FF OLUŞTURULMASI Şekil 3.6.a KONTROL GİRİŞ ÇIKIŞ Preset Clear D Clk Q Q 0 0 X X 1 0 X X 0 1 X X 1 1 0 1 1 1 1 1 AÇIKLAMA Tablo 3.6.a DIGITAL ELECTRONIC 9

DENEY ADI : T TİPİ FLİP-FLOP ' UN DOĞRULUK TABLOSUNUN ÇIKARILMASI A- T-FF ' unu tanımak, B- Mantık işlevini doğrulamak ve doğruluk tablosunu çıkarmak, ÖN BİLGİ : T-FF ' u girişine verilen bir saat palsinin frekansını ikiye böler. T-FF türünde de yasak durum veya belirsizlik durumu oluşmaz. T-FF' un sembolü ve doğruluk tablosu aşağıda görülmektedir. Şekil 3.7 Tablo 3.7 DIGITAL ELECTRONIC 10

DENEY NO: 3.7 DENEY ADI : T TİPİ FLİP-FLOP ' UN DOĞRULUK TABLOSUNUN ÇIKARILMASI Şekil 3.7.a DIGITAL ELECTRONIC 1 1

getiriniz. 2- A, C anahtarlarını "1" konumuna alarak CLR' ve PRST' uçlarını pasif hale 3- B anahtarını " 1 " konumuna alarak J-K uçlarını (T) "1" yapınız. 4- Frekans ayarını yaklaşık 500 Hz ' e ayarlayınız. 5- Osilaskobun 1. kanalını VAR CLOCK ' un çıkışına, 2. kanalını FF ' nin Q çıkışına bağlayınız. 6- Giriş ve çıkışı osilaskopla gözleyip, şekilleri alt alta çiziniz. a.) Devrenin çalışması nasıldır? Devre frekans bölücü olarak çalışmıştır. b.) Clk girişinin hangi noktalarında çıkış durum değiştirmektedir? Niçin? Şekil 3.7.b değiştirir. 7476 düşen kenar tetikleme olduğu için, girişin düşme anlarında FF çıkışı durum 7- Deneyin sonuçlarına göre, J-K FF gerektiğinde D-FF, gerektiğinde de T-FF olarak kullanılabilir mi? DIGITAL ELECTRONIC 12