SAYISAL TASARIM Derin

Ebat: px
Şu sayfadan göstermeyi başlat:

Download "SAYISAL TASARIM Derin"

Transkript

1 0

2 BÖLÜM 7 (OSİLATÖRLER) MULTİVİBBRATÖRLER Bu bölümde aşağıdaki konular anlatılacaktır. Multivibratör(Osilatörler) Monostable (tek kararlı) Multivibratörler, Yeniden tetiklenmeyen (Nonretrigerrable) Monostable Multivibratörler, Yeniden tetiklenen (Retrigerrable) Monostable Multivibratörler, Astable ( serbest çalışan)multivibratörler, Entegre zamanlama devreleri

3 GİRİŞ Sayısal devrelerde tetikleme sinyali olarak kullanılan kare,dikdörtgen sinyali üreten devrelere multivibratör (osilatör) adı verilir. Multivibratörler üç grupta incelenirler. I. Tek kararlı (Monostable) multivibratörler, II. Serbest çalışan (Astable) multivibratörler, III. Çift kararlı (Bistable) multivibratörler. 7.. MONOSTABLE (TEK KARARLI) MULTİVİBRATÖRLER Monostable multivibratörler girişlerine uygulanan işarete bağlı olarak sadece tek bir darbe şeklinde çıkış işareti verirler. Bu devreler one-shot olarak adlandırılırlar. Çıkış işaretinin süresi, dışarıdan bağlanacak olan zamanlama (direnç ve kondansatör) elemanlarının değerlerine bağlıdır. Şekil 7. de bir monosatable multivibratörün giriş (tetikleme) ve çıkış işaret gerilimleri gösterilmiştir. Tetikleme sinyalinin süresi çıkış darbesinden bağımsız olarak büyük veya küçük olabilir.çıkış darbesinin süresi, giriş darbesinden geniş olabilir. Tetikleme Sinyali Çıkış T y Şekil 7. Monostale multivibratörde giriş ve çıkış Aşağıda Şekil 7. transistörlü monostable multivibratör devresini göstermektedir. Başlangıçta R direnci üzerinden beyz polarması alan T tranzistörü iletimde,t tranzistörü kesimdedir. Bu sırada C kondansatörü şekildeki gibi şarj olacaktır. Tetikleme girişinden pozitif bir tetikleme sinyali verildiği anda T tranzistörü iletime geçecek, C kondansatörü R ve T tranzistörü üzerinden deşarj olacak ve beyz polarması alamayan T transiztörü kesime gidecektir. Bu durum kondansatör deşerj olana kadar devam edecektir. Kondansatör deşarj olduğunda T tranzistörü tekrar iletime geçecek ve T tranzistörü kesime gidecektir.bir sonraki tetikleme sinyaline kadar bu durum korunacaktır.

4 +V CC Şekil 7. Transiztörlü Monostable Multivibratör R C R R C R C - + T T Tetikleme girişi R 3 D Çeşitli lojik kapılardan elde edilmiş monostable multivibratörlerde vardır. Şekil 7.3-a VEYA-Değil (NOR) ve DEĞİL(NOT) kapısından oluşmuş bir monostable multivibratör devresini ve 7.3-b ise lojik sembolünü göstermektedir. +V +V t t Tetikleme girişi (trigger-t) R G G C t t T T CX RX/CX t t t t (a) (b) Şekil 7.3. Basit bir monostable multivibratör (a) Lojik diyagramı (one-shot); (b) Blok diyagramı Şekil 7.3 deki devrenin tetikleme girişine uygulanan tetikleme sinyalinin yüksek lojik seviyesi (lojik-) G kapısının çıkışını alçak seviyeye (lojik-0), G kapısının çıkışını yüksek seviyeye (lojik-) çekecektir. Bu durumda C kondansatörü R direnci üzerinden şarj olmaya başlayacak ve G girişindeki gerilim artacaktır. C kondansatörü şarj olunca G girişindeki gerilim yüksek seviyeye (lojik-) çekilecek ve G kapı çıkışı alçak seviyeye (lojik-0) çekilecektir. G kapısının her iki girişide alçak seviyeye (lojik- 0) çekildiğinden çıkış yüksek (lojik-) olacaktır. Çıkışta oluşan darbenin süresi R-C elemanı tarafından belirlenmektedir. 3

5 7... Monostable Multivibrator Entegre Devreleri Monostable multivibratörler entegre devreleri yeniden tetiklenebilen (retriggerable) ve yeniden tetiklenmeyen (nontriggerable) olmak üzere iki temel türdedir. Bu iki temel türdeki ayrım ilk tetikleme ile başlayan çıkış dalga süresince gelen bir sonraki tetikleme sinyaline verilen cevapla ilgilidir. Şekil 7.4 yeniden tetiklenmeyen (nontriggerable) türdeki devrelere ait çıkış dalga şekillerini göstermektedir. Şekil 7.4. a gelen ilk tetikleme sinyali ile yeniden tetiklenmeyen (nonretriggerable) monostable multivibratörün çıkış dalga şeklini göstermektedir. T T t w (a) Çıkış sinyali devam ettiğinden, tetikleme sinyali kabul edilmez (b) t w Şekil 7.4 Şekil 7.4. b ise ilk tetikleme sinyali ile oluşan çıkış devam ederken gelen ikinci bir tetikleme sinyalinin yeni bir tetikleme sinyali olarak kabul edilmediğini göstermektedir. Bu durumda yeni bir tetikleme gerçekleşmez ve çıkış işareti t w süresince devam edecektir. T t w (a) T Yeniden tetikleme t w (b) Şekil 7.5 Şekil 7.5 yeniden tetiklenen (retriggerable) monostable multivibratörlerde tetikleme sonrası çıkış dalga şekillerini göstermektedir. Şekil 7.5 a gelen ilk tetikleme sinyali ile yeniden tetiklenen (retriggerable) monostable multivibratörün çıkış dalga şeklini göstermektedir. Şekil 7.5.b ise ilk tetikleme sonrası çıkış işareti devam ederken gelen ikinci bir tetikleme sonrası çıkış işaretinin t w süresince devam etmesini göstermektedir. 4

6 74 Yeniden Tetiklenmeyen (Nonretriggerable) Monostable Multivibratör Yeniden tetiklenmeyen (nontriggerable) monostable multivibrator entegrelerine Şekil 7.7 de gösterilen 74 verilebilir. A,A ve B ile gösterilen girişler tetikleme girişleridir. Harici olarak zamanlama elemanlarının bağlanabilmesi için R ve C adlı iki girişe sahiptir. R INT ile gösterilen giriş dahili zamanlama direnç girişidir. (3) A (4) A (5) B (9) R İNT (0) C () R /C KΩ RI CX RX/CX (6) () Girişler Çıkışlar A A B L X X L H X L H L H X X L L H H H X L H H H H H H L X X L (a)blok diyagramı (b) Doğruluk tablosu Şekil Yeniden tetiklenmeyen (nonretriggerable) Monostable multivibrator Çıkış sinyalinin değeri harici zamanlama elemanları tarafından belirlenir. Harici R-C zamanlama elemanlarının kullanılmaması halinde(şekil 7.7. a) çıkış sinyalinin süresi 30ns olacaktır. Harici zamanlama elemanları yardımı ile bu aralık 40ns ile 8s olabilir. Harici olarak bağlanabilen zamanlama elemanları; R,4 ile 40KΩ, C, 0 ile 000µF aralığında seçilmelidir. Şekil 7.7 (b) dahili direnç (KΩ) ve harici kondansatörün bağlantısını göstermektedir. Şekil 7.7 (c) ise harici R ve C elemanlarının bağlantısını göstermektedir. Dalga genliği; t w = 0,7.R.C olarak hesaplanabilir. Eğer harici direnç R bağlanmamışsa R=KΩ alınacaktır. 5

7 (3) A (4) A (5) B (9) (0) () KΩ RI CX RX/CX (6) () (3) A +V cc (4) A (5) B C KΩ RI CX RX/CX (6) () (a) Harici bir eleman bağlı değil (tw=30ns) (b) Dahili R ve C +V cc C B A A KΩ RI CX RX/CX R (c) R ve C Şekil 7.7 Bir 74 ile dalga genliği ayarı üç farklı bağlantı Örnek: Çıkış dalga genliği 0ms olan bir monostable multivibrator devresini 74 kullanarak gerçekleştiriniz. Çözüm: Böyle bir devre için harici olarak bağlanması gereken R direnç değerini 0KΩ olarak seçersek bu durumda C değerinin hesaplanması gerekecektir. t w = 0,7.R.C C = ifadesinden C değeri hesaplanabilir. tw 0,7.R bulunur. C = 0,7.( = 4,85 0 ) - 6 = 4,85µF 6

8 +5V B 0,7µF A A KΩ RI CX RX/CX 0ms 0KΩ Şekil Yeniden Tetiklenebilir (Retriggerable) Monostable Multivibrator Yeniden tetiklenebilir (retriggerable) monostable multivibrator entegrelerine örnek TTL ailesinden 74 verilebilir. A,A ve B, B ile gösterilen tetikleme girişleri ile birlikte düşük lojik seviyede aktif olan silme (CLR ) girişine sahiptir. Harici olarak zamanlama elemanlarının bağlanabilmesi için R ve C adlı iki girişe sahiptir. R INT ile gösterilen giriş dahili zamanlama direnç girişidir. () A () A (3) B (4) B R İNT C R /C (9) RI (0) CX () RX/CX (8) (6) (5) CLR Şekil 7.9 Yeniden tetiklenen(retrigerable) monostable multivibrator lojik sembolü Çıkış dalga genliği harici olarak bağlanan direnç (R ) ve kondansatör (C ) ile ayarlanabilir. Çıkış dalga genliği; 0,7. + R w = K.R.C t olarak bulunabilir. Burada K kullanılan monostable multivabrator için üretici veri sayfalarında verilen sabittir. 74 için K sabiti 0,3 dir. 7

9 Örnek: Çıkış dalga genliği 0µsn olan yeniden tetiklenen (retriggerable) monostable multivibratoru 74 kullanarak elde ediniz. Çözüm: 74 için üretici veri sayfasında K=0,3 olarak verildiğine göre; ifadesinde C = 00pF seçilirse; t R R R w t K.R.C 0,7. + R w = t 0,7. + R w = K.R.C = K.R.C t w = K.R.C + t = 0,7.K.C K.C = 56,50KÙ bulunur. Standart direnç değeri olarak w K.R + 0,7 R = (0,3).(00 0.C 0,7.K. C tw = K.C 0,7 ) 0,7 seçilebilir. R =60KΩ 8

10 7.. SERBEST ÇALIŞAN (ASTABLE) MULTİVİBRATÖRLER Bir diğer tür multivibrator devresi astable (serbest çalışan) multivibrator adını alır. Çalışma gerilimi uygulandığı andan itibaren zamanlama elemanlarının belirlediği sürelerde durum değiştiren devrelerdir. Astable multivibrator zamanlama devrelerinde tetikleme sinyali amaçlı bir kare dalga osilatör olarak kullanılırlar. A +V CC Şekil 7.0 Transistorlü Astable Multivibratör R C R R C R C C B C T T Şekil 7.0 transistorlü astable multivibrator devresini göstermektedir. Devrede birbirine simetrik bağlı iki npn transistör vardır. Devredeki elemanlar T =T, C =C, R c =R c ve R =R seçilse bile, güç uygulandığı zaman transistorlerden biri iletimde diğeri kesimde olacaktır. +V CC +V CC R C I R R C R C C I R C R R C R C C T (Kesimde) T (Doyumda) T (Kesimde) T (Doyumda) (a) (b) Şekil 7. Devrenin çalışmasını açıklamak için güç verildiği anda T transistörünün kesim ve T transistörünün iletimde olmasını (Şekil 7. a) kabul edelim. Bu anda C kondansatörü deşarj ve C kondansatörü sarj olmuş durumdadır. Bundan sonra C kondansatörü R C direnci üzerinden şarja, C kondansatörü R direnci üzerinden 9

11 deşarja başlayacaktır. Bir süre sonra C kondansatörü T transistörünü iletime sokacak şekilde deşarj, C kondansatörü T transistörünü kesime götürecek şekilde şarj olacaktır. Şekil 7. b bu durumda kondansatörlerin polaritelerini göstermektedir. +V CC +V CC R C I 4 I 3 R R C R C C R C R R C R C C T (Doyumda) T (Kesimde) T (Doyumda) T (Kesimde) (a) (b) Şekil 7. Şekil 7. a da görüldüğü gibi T transistörü doyuma, T transistörü kesime gidecektir. Bu andan sonra C kondansatörü R direnci üzerinden deşarja ve C kondansatörü R C direnci üzerinden şarja başlayacaktır. Bir süre sonra C kondansatörü T transistörünü doyuma götürecek şekilde deşarj, C kondansatörü T transistörünü iletime sokacak şekilde şarj olacaktır. Şekil 7. b bu durumda kondansatörlerin polaritelerini göstermektedir. Transistorlerin iletimde olma süreleri kondansatörlerin deşarj sürelerine bağlıdır. Yani T transistörü R -C, T transistörü R -C zamanlama elemanlarının belirlediği sürelerde kesimde ve doyumda olacaktır. Astable multivibratorün osilasyon peryodu; T=0,7.(R.C +R.C ) süresi ile belirlenir. Lojik kapılar ile gerçekleştirilmiş basit bir astable multivibrator devresi Şekil 7.3 a da gösterilmiştir. Devre tek bir schmitt trigger inverter ve RC devresinden oluşmuştur. 0

12 R V C V cc V T+ V T- V out 0V V C C V out V OH V OL (a) (b) Şekil 7.3 Schmitt trigger astable multivibratör ve çıkış dalga formları Devrenin çalışması aşağıdaki gibi olacaktır, Devreye güç verildiği an kondansatör üzerindeki gerilim V c =0V olduğundan çıkış gerilimi V out yüksek gerilim seviyesine çekilecektir. Kondansatör çıkış geri beslemesi ile R direnci üzerinden sarj olacaktır. Kondansatör sarj gerilimi inverter pozitif eşik gerilimine (V T+ ) ulaşınca, inverter çıkışı konum değiştirerek düşük gerilim seviyesine çekilecektir. V out =0V olduğundan, kondansatör direnç üzerinden deşarj olmaya başlayacaktır. Kondansatör üzerindeki deşarj gerilimi iverter negatif eşik gerilimine(v T- ) ulaşınca çıkış gerilimi yüksek gerilim seviyesine çekilecektir. Çıkış dalga formları Şekil 7.3 b de gösterilmiştir. Bu durumda çıkışın yüksek gerilim seviyesinde kalma süresi (t H ) ve çıkışın düşük gerilim seviyesinde kalma süreleri aşağıdaki gibi hesaplanmalıdır. şeklinde olacaktır. t t H L V = R C ln V V = R C ln V OH OH OL OL - V - V - V - V T - T + T + T -

13 Örnek: 74HC4 yüksek-hızlı CMOS Schmitt inverter ile yapılmış bir astable multivibrator devresi ve çıkış dalga şekilleri verilmiştir. 0K V C V cc =5V V T+ =,75V V T- =,67 V V out 0V 0,0µF 74HC4 V out V H =5V V L =0V Çıkış sinyalinin yüksekte kaldığı süre (t OH ), sinyalin alçakta kaldığı süre (t OL ), çıkış sinyalinin peryodu ve frekansını hesaplayınız.- t OH t OL Çözüm: Çıkış sinyalinin yüksekte kaldığı süre (t OH ), t OH VOH - VT - = R C ln VOH - VT + 5 -,67 = (0KΩ) (0,0µF) ln 5 -,75 Çıkış sinyalinin alçakta kaldığı süre (t OL ), Çıkış sinyalinin peryodu ve frekansı, = 86,µs VOL - VT + t OL = R C ln VOL - VT - 0 -,75 = (0KΩ) (0,0µF) ln 0 -,67 = 0µs T =86,+0 =96,µsf = T f =5, KHz olacaktır.

14 7.3. ÇİFT KARARLI (BİSTABLE) MULTİVİBRATÖRLER Dışarıdan bir tetikleme sinyali gelmediği müddetçe durumlarını koruyan devrelere çift kararlı (bistable) multivibrator adı verilir. Dışarıdan uygulanan her tetikleme sinyalinde devre konum değiştirecektir. +V CC Şekil 7.4 Transistörlü Bistable Multivibratör R C R C R R T T R 4 S S R 3 Şekil 7.4 transistörlü bistable multivibrator devresini göstermektedir. Devrede birbirine simetrik bağlı iki npn transistör vardır. Devredeki elemanlar T =T, R c =R c, R =R ve R 3 =R 4 seçilse bile, güç uygulandığı zaman transistorlerden biri iletimde diğeri kesimde olacaktır. Devrenin çalışmasını açıklamak için güç verildiği anda T transistörünün doyumda, T transistörünün kesimde olduğunu kabul edelim. Bu durumda = ve = 0 durumu (Şekil 7.5 a) çıkışlarda görülecektir. Devreye bir tetikleme sinyali gelmediği müddetçe transistorler bu durumlarını koruyacaktır. +V CC +V CC = 0 R C R R R C = R C R I R R C = =0 T (Doyumda) T (Kesimde) T (Kesimde) T (Doyumda) R 4 S S R 3 R 4 S S R 3 (a) (b) Şekil 7.5 3

15 Devrenin konumunu değiştirmek için S anahtarına basıp T transistörünün beyzine negatif bir tetikleme sinyali verilirse (Şekil 7.5 b), bu durumda T transistörü kesime,t transistörü doyuma geçecektir. Bu durumda çıkışlar =0 ve = olacaktır. Bir sonraki tetikleme sinyaline kadar çıkışlar bu durumlarını koruyacaktır. Devrenin konumunu değiştirmek için S anahtarına basılırsa (Şekil 7.6 a), T transistörünün beyzine negatif tetikleme sinyali uygulanır. Bu durumda T transistörü kesime,t transistörü doyuma gideceğinden (Şekil 7.6 b) çıkışlar konum değiştirecek, = ve = 0 olacaktır. +V CC +V CC R C R C R C R R R R = =0 = 0 = R C I T (Kesimde) R 3 T R 4 S S (Doyumda) T (Doyumda) R 4 S S R 3 T (Kesimde) (a) (b) Şekil 7.6 Devrenin durumunu değiştirecek olan tetikleme girişi o an doyumda olan trnsistörün beyzine bağlı olan giriştir. Devrenin anahtarlama zamanlarını azaltmak, devrenin çalışma frekansının arttırılması için R ve R dirençlerine 00pF lık kondansatörler bağlanmalıdır.çift kararlı multivibratör devreleri Flip-Flop olarak adlandırılır. Ve sayıcı devreleri,kaydedici devreleri, bellek devreleri gibi uygulama alanlarında sıklıkla kullanılırlar ENTEGRE ZAMANLAMA DEVRELERİ Osilatör (multivibrator) devrelerinin yapımında hazır entegre zamanlama devrelerinden faydalanılır. En çok kullanılan zamanlama entegresi NE555 devresidir. Maliyeti ucuz olup çok farklı uygulama alanı vardır. Şekil entegresini göstermektedir. 4

16 +V cc (8) R Eşik (6) Kontrol Gerilimi (5) R + - R Tetikleme () R + - S Çıkış katı Çıkış (3) Deşarj (7) Deşarj transistörü Toprak () Reset (4) Şekil 7.7 Besleme gerilimi +5V ile +8V arasında herhangi bir gerilim olabilir. İç devrenin sürülebilmesi için besleme geriliminin her voltuna karşılık 0,7mA akım gerekir. Yani besleme gerilimi 0V ise kaynaktan 7mA akım çekilir. Maximum güç kaybı 600mW tır. 555 in çıkış ucu 3 nolu uç olup çıkışın veya 0 olduğu her iki durum için 0Ω luk dirençler üzerinden toprağa veya kaynağa bağlanır (Şekil 7.8). Kaynaktan çekilebilecek maximum akım 00mA olup, 0 seviyesi için bu akım en çok 0mA olabilir. +Vcc +Vcc 0Ω R L 0 0Ω Şekil 7.8 5

17 Eşik geriliminin uygulanacağı 6 nolu uç gerilimi, kaynak geriliminin Vcc ye eşit 3 veya büyük iken. Karşılaştırıcı çıkışı değişir. Flip-Flop Reset girişi olacağından çıkış 0 olacak ve deşarj transistörü iletime geçecektir. Tetikleme girişi numaralı uç olup, bu uçtaki gerilim 3 Vcc ye eşit veya küçük olduğunda Flip-Flop çıkışı tetiklenir, buna bağlı olarak çıkış (3 nolu uç) olur. Ve deşarj transistorü kesime gidecektir. Sıfırlama (Reset) girişi 4 numaralı uçtur. Bu uç kullanılmadığı zaman +V cc ye bağlanmalıdır. Topraklandığı zaman veya 0,4V tun altında ki bir gerilimde 7numaralı deşarj ucu yaklaşık olarak sıfır potansiyelinde olur. Çıkış seviyesinde ise bu reset ucu topraklanırsa çıkış 0 seviyesine çekilir. Çıkışın 0 seviyesinde olduğu sürece dışarıdan bağlanmış zamanlama kondansatörünün deşarjı 7 numaralı uç üzerinden olur. Çıkış seviyesinde iken kondansatör dışarıdan bağlanmış direnç üzerinden şarj olur. +V cc +V cc R R (7) (7) I d C 0Ω V C C I d =Deşarj akımı (a) (b) Şekil 7.9 Kondansatörün şarj ve deşarjı 6

18 5 nolu kontrol girişi ile toprak arasına 0,0µF kondansatör bağlanır. Böylece çeşitli gürültü ve besleme kaynağındaki titreşimlerin etkisi azaltılır. Bu uç aynı zamanda tetikleme ve eşik gerilim seviyelerini değiştirmek için kullanılır Monostable (Tek kararlı) Çalışma Bazı uygulamalarda belirli süreli tek bir kare dalga gereklidir. 555 zamanlama entegresini monostable multivibrator olarak çalıştırarak kontrollü tek dalga veya senkronize peryodik işaretler elde etmek mümkündür. Bu çalışmaya ait bağlantı Şekil 7.0 de gösterilmiştir V cc Şekil 7.0 R A V out 555 zamanlama entegresi ile Monostable multivibratör devresi C 5 Tetikleme girişi 0,0µF Tetikleme girişine uygulanan tetikleme işaretinin düşen kenarında deşarj olan C kondansatörü şarj olmaya başlayacaktır. Bu durumda çıkış yüksek gerilim seviyesine çekilecektir. Kondansatör üzerindeki gerilim RxC zaman sabiti süresince dolacaktır. Kondansatör üzerindeki gerilim Vcc ye ulaşınca numaralı karşılaştırıcı konum 3 değiştirecek ve çıkış alçak gerilim seviyesine çekilecektir. Dalga şekilleri aşağıda gösterilmiştir. 7

19 V tetikleme V cc V c Vcc 3 V cc -,5V V out 0,V T Şekil 7. Monostable multivibratör dalga şekilleri Çıkış geriliminin yüksek gerilim seviyesinde kalma süresi, T=,x R A xc dir. Çıkış darbesinin frekansı ise, f = T =, R A C olacaktır.r A ve C değerleri uygun olarak seçilerek istenilen zaman süresi elde edilebilir. KΩ<R A <3,3MΩ C>500pF aralığında seçilmesi gereklidir. 8

20 Örnek: Aşağıda verilen monostable multivibrator devresinde R A =9,KΩ ve C=0,µ F seçilirse çıkış darbesinin periyodunu bulunuz. V cc 9,KΩ V out 0,µF 5 Tetikleme girişi 0,0µF Çözüm: Monostable multivibrator çıkış darbe süresi, T=,x R A xc Değerleri formülde yerine yazarsak, T=,x9,x0 3 x0,x0-6 = ms olacaktır. Çıkış darbesinin frekansı, olacaktır. f = T = 0 = 3 KHz 9

21 7.4.. Astable (Tek kararlı) Çalışma Bir 555 zamanlayıcı entegresi ile astable (kararsız) multivibrator elde etmek için gerekli bağlantı Şekil 7. de gösterilmiştir. V cc Şekil zamanlama entegresi ile astable multivibrator devresi R A R B C V out 0,0µF Devrede tetikleme girişi ile eşik gerilim girişi birbirine kısa devre edilmiştir. C kondansatörü R A ve R B dirençleri üzerinden şarj, R B direnci ve 7 numaralı uç üzerinden toprağa deşarj olur. Kondansatör R A ve R B direnci üzerinden şarj olurken çıkış yüksek gerilim seviyesindedir. Kondansatör şarj gerilimi 3 Vcc ye ulaşınca numaralı karşılaştırıcı çıkışı konum değiştirerek çıkışın düşük gerilim seviyesine çekilmesini sağlar. Kondansatör R B direnci üzerinden deşarj olmaya başlar. Kondansatör deşarj gerilimi Vcc olunca numaralı karşılaştırıcı konum değiştirecek ve çıkış yüksek gerilim 3 seviyesine çekilecektir. Çıkış geriliminin yüksek gerlim seviyesinde kalma süresi kondansatör geriliminin Vcc den Vcc ye kadar şarj olma süresidir. Bu süre, 3 3 t H = 0,7 (R A +R B ) C olacaktır. Çıkışın düşük gerilim seviyesinde kalma süresi ise kondansatörün Vcc den Vcc ye kadar deşarj olma süresidir. Yani, 3 3 olacaktır. t L =0,7 R B C 0

22 Çıkış sinyalinin toplam peryodu, olacaktır. Frekans ise, T= t H + t L = 0,7 (R A +R B ) C f = T = 0,7(R R A + B )C şeklinde yazılabilir. Kullanılan zamanlama elemanlarının seçimi, R A +R B <3,3MΩ R A >KΩ R B >KΩ C 500Pf aralığında olmalıdır. Şekil zamanlama entegresi ile elde edilmiş bir astable multivibrator devresine ait dalga şekilleri gösterilmiştir. τ = RB C τ = (RA + RB) C V c 3 V cc Vcc Vcc 3 t L t H V cc -,5V V out 0,V Şekil astable multivibrator devresi dalga şekilleri Böyle bir titreşimin sıfır seviyesinde kalma süresinin, titreşimin peryoda oranı dalga boşluk oranı (dalga boşluk yüzdesi) diye adlandırılır. tl D = = T R A RB + R B

23 Eşitlikten görüleceği gibi bu oran D = = % 50 yapılamaz. Yani t L =t H eşitliği sağlanamaz. Bu eşitliğin sağlanabilmesi için R A direncinin 0 olması gerekmektedir. Bu durumda deşarj transistor ü kaynağa bağlanmış olacağından deşarj anında devreden yüksek akım akacaktır. Bu durum transistor ün tahrip olmasına yol açar. Transistor üzerinden akacak olan akım maxsimum 0,A dir. Bu durumda R A direncinin minimum değeri R A(min) =5V cc olmalıdır. Duty scale değerinin %50 den büyük yapmak için R B direncine paralel ve anodu 7 no lu uca gelecek şekilde bir diyot bağlanmalıdır. Dolayısı ile kondansatör yalnız R A üzerinden şarj ve R B üzerinden deşarj olacaktır. Bu devreye ait büyüklükler, t H =0,7 R A C t L =0,7 R B C T=0,7 (R A +R B ) olacaktır. Eğer R A =R B ise D=%50 ve çıkış işareti kare dalga olacaktır. Örnek: Aşağıda verilen astable multivibrator devresinin t L, t H, dalga boşluk oranı ve frekansını hesaplayınız. V 4,7KΩ KΩ V out 680pF 6 5 0,0µF

24 Çözüm: Verilen değerleri ifadelerde yerine yazarsak, t L = 0,7 R B C = 0, = 4,76µs t H = 0,7 (R A +R B ) C = 0,7 ( ,7 0 3 ) = 6,99µs Dalga boşluk oranı ise, olacaktır.çıkış darbe frekansı, D = t D = H tl + t L 4,76ìs 6,99ìs + 4,76ìs D = 0,405 D = %40,5 f = T f = f = th + tl 6,99ìs + 4,76ìs olacaktır. f = 85,KHz 3

Multivibratörler. Monastable (Tek Kararlı) Multivibratör

Multivibratörler. Monastable (Tek Kararlı) Multivibratör Multivibratörler Kare dalga veya dikdörtgen dalga meydana getiren devrelere MULTİVİBRATÖR adı verilir. Bu devreler temel olarak pozitif geri beslemeli iki yükselteç devresinden oluşur. Genelde çalışma

Detaylı

Deney 4: 555 Entegresi Uygulamaları

Deney 4: 555 Entegresi Uygulamaları Deneyin Amacı: Deney 4: 555 Entegresi Uygulamaları 555 entegresi kullanım alanlarının öğrenilmesi. Uygulama yapılarak pratik kazanılması. A.ÖNBİLGİ LM 555 entegresi; osilasyon, zaman gecikmesi ve darbe

Detaylı

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi DERS NOTLARI Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi Ders-3 11.10.2016 555-Zaman Entegresi 555 Zaman Entegre Devresi monastable multivibratör (asimetrik kare dalga osilatör), astable

Detaylı

KIRIKKALE ÜNİVERSİTESİ

KIRIKKALE ÜNİVERSİTESİ KIRIKKALE ÜNİVERSİTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ SAYISAL ELEKTRONİK LAB. DENEY FÖYÜ DENEY 4 OSİLATÖRLER SCHMİT TRİGGER ve MULTİVİBRATÖR DEVRELERİ ÖN BİLGİ: Elektronik iletişim sistemlerinde

Detaylı

SAYISAL TASARIM Derin

SAYISAL TASARIM Derin 0 BÖLÜM 7 (OSİLATÖLE) MULTİVİBBATÖLE Bu bölümde aşağıdaki konular anlatılacaktır. Multivibratör(Osilatörler) Monostable (tek kararlı) Multivibratörler, Yeniden tetiklenmeyen (Nonretrigerrable) Monostable

Detaylı

Analog Sayısal Dönüşüm

Analog Sayısal Dönüşüm Analog Sayısal Dönüşüm Gerilim sinyali formundaki analog bir veriyi, iki tabanındaki sayısal bir veriye dönüştürmek için, az önce anlatılan merdiven devresiyle, bir sayıcı (counter) ve bir karşılaştırıcı

Detaylı

BÖLÜM IX DALGA MEYDANA GETİRME USULLERİ

BÖLÜM IX DALGA MEYDANA GETİRME USULLERİ BÖLÜM IX DALGA MEYDANA GETİRME USULLERİ 9.1 DALGA MEYDANA GETİRME USÜLLERİNE GİRİŞ Dalga üreteçleri birkaç hertzden, birkaç gigahertze kadar sinyalleri meydana getirirler. Çıkışlarında sinüsoidal, kare,

Detaylı

Deney 1: Saat darbesi üretici devresi

Deney 1: Saat darbesi üretici devresi Deney 1: Saat darbesi üretici devresi Bu deneyde, bir 555 zamanlayıcı entegresi(ic) kullanılacak ve verilen bir frekansta saat darbelerini üretmek için gerekli bağlantılar yapılacaktır. Devre iki ek direnç

Detaylı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı SAYISAL ELEKTRONİK Ege Üniversitesi Ege MYO Mekatronik Programı BÖLÜM 6 Tutucular, Flip-Floplar ve Zamanlayıcılar Tutucular (Latches) Tutucu iki kararlı (bistable state) durumu olan en temel sayısal depolama

Detaylı

DENEY 21 IC Zamanlayıcı Devre

DENEY 21 IC Zamanlayıcı Devre DENEY 21 IC Zamanlayıcı Devre DENEYİN AMACI 1. IC zamanlayıcı NE555 in çalışmasını öğrenmek. 2. 555 multivibratörlerinin çalışma ve yapılarını öğrenmek. 3. IC zamanlayıcı anahtar devresi yapmak. GİRİŞ

Detaylı

Şekil 3-1 Ses ve PWM işaretleri arasındaki ilişki

Şekil 3-1 Ses ve PWM işaretleri arasındaki ilişki DARBE GENİŞLİK MÖDÜLATÖRLERİ (PWM) (3.DENEY) DENEY NO : 3 DENEY ADI : Darbe Genişlik Modülatörleri (PWM) DENEYİN AMACI : µa741 kullanarak bir darbe genişlik modülatörünün gerçekleştirilmesi.lm555 in karakteristiklerinin

Detaylı

BÖLÜM X OSİLATÖRLER. e b Yükselteç. Be o Geri Besleme. Şekil 10.1 Yükselteçlerde geri besleme

BÖLÜM X OSİLATÖRLER. e b Yükselteç. Be o Geri Besleme. Şekil 10.1 Yükselteçlerde geri besleme BÖLÜM X OSİLATÖRLER 0. OSİLATÖRE GİRİŞ Kendi kendine sinyal üreten devrelere osilatör denir. Böyle devrelere dışarıdan herhangi bir sinyal uygulanmaz. Çıkışlarında sinüsoidal, kare, dikdörtgen ve testere

Detaylı

1. Direnç değeri okunurken mavi renginin sayısal değeri nedir? a) 4 b) 5 c) 1 d) 6 2. Direnç değeri okunurken altın renginin tolerans değeri kaçtır?

1. Direnç değeri okunurken mavi renginin sayısal değeri nedir? a) 4 b) 5 c) 1 d) 6 2. Direnç değeri okunurken altın renginin tolerans değeri kaçtır? 1. Direnç değeri okunurken mavi renginin sayısal değeri nedir? a) 4 b) 5 c) 1 d) 6 2. Direnç değeri okunurken altın renginin tolerans değeri kaçtır? a) Yüzde 10 b) Yüzde 5 c) Yüzde 1 d) Yüzde 20 3. Direnç

Detaylı

Tek kararlı(monostable) multivibratör devresi

Tek kararlı(monostable) multivibratör devresi Tek kararlı(monostable) multivibratör devresi Malzeme listesi: Güç kaynağı: 12V dc Transistör: 2xBC237 LED: 2x5 mm standart led Direnç: 2x330 Ω, 10 K, 100 K Kondansatör: 100μF, 1000μF Şekildeki tek kararlı

Detaylı

BİLİŞİM TEKNOLOJİLERİ

BİLİŞİM TEKNOLOJİLERİ T.C. MİLLÎ EĞİTİM BAKANLIĞI BİLİŞİM TEKNOLOJİLERİ FLİP-FLOP Ankara, 2013 Bu modül, mesleki ve teknik eğitim okul/kurumlarında uygulanan Çerçeve Öğretim Programlarında yer alan yeterlikleri kazandırmaya

Detaylı

ÖN BİLGİ: 5.1 Faz Kaymalı RC Osilatör

ÖN BİLGİ: 5.1 Faz Kaymalı RC Osilatör DENEY 7 : OSİLATÖR UYGULAMASI AMAÇ: Faz Kaymalı RC Osilatör ve Schmitt Tetikleyicili Karedalga Osilatörün temel çalışma prensipleri MALZEMELER: Güç Kaynağı: 12VDC, 5VDC Transistör: BC108C veya Muadili

Detaylı

DENEY 4a- Schmitt Kapı Devresi

DENEY 4a- Schmitt Kapı Devresi DENEY 4a- Schmitt Kapı Devresi DENEYİN AMACI 1. Schmitt kapılarının yapı ve karakteristiklerinin anlaşılması. GENEL BİLGİLER Schmitt kapısı aşağıdaki karakteristiklere sahip olan tek lojik kapıdır: 1.

Detaylı

BÖLÜM 3 OSİLASYON KRİTERLERİ

BÖLÜM 3 OSİLASYON KRİTERLERİ BÖLÜM 3 OSİİLATÖRLER Radyo sistemlerinde sinüs işaret osilatörleri, taşıyıcı işareti üretmek ve karıştırıcı katlarında bir frekansı diğerine dönüştürmek amacıyla kullanılır. Sinüs işaret osilatörlerinin

Detaylı

SCHMITT TETİKLEME DEVRESİ

SCHMITT TETİKLEME DEVRESİ Karadeniz Teknik Üniversitesi Elektrik-Elektronik Mühendisliği Bölümü Elektronik Lab. SCHMITT TETİKLEME DEVRESİ.Ön Bilgiler. Schmitt Tetikleme Devreleri Schmitt tetikleme devresi iki konumlu bir devredir.

Detaylı

Bölüm 4 Ardışıl Lojik Devre Deneyleri

Bölüm 4 Ardışıl Lojik Devre Deneyleri Bölüm 4 Ardışıl Lojik Devre Deneyleri DENEY 4-1 Flip-Floplar DENEYİN AMACI 1. Kombinasyonel ve ardışıl lojik devreler arasındaki farkları ve çeşitli bellek birimi uygulamalarını anlamak. 2. Çeşitli flip-flop

Detaylı

M BAKANLIĞI MEGEP (MESLEKİEĞİ

M BAKANLIĞI MEGEP (MESLEKİEĞİ T.C. MİLLİEĞİTİM BAKANLIĞI MEGEP (MESLEKİEĞİTİM VE ÖĞRETİM SİSTEMİNİN GÜÇLENDİRİLMESİPROJESİ) BİLİŞİM TEKNOLOJİLERİ FLİP-FLOP ANKARA 27 Milli Eğitim Bakanlığıtarafından geliştirilen modüller; Talim ve

Detaylı

Deney 2: Flip-Floplar

Deney 2: Flip-Floplar Deney 2: Flip-Floplar Bu deneyde, çeşitli flip-flop devreleri kurulacak ve incelenecektir. Kullanılan Elemanlar 1 x 74HC00 (NAND kapısı) 1 x 74HC73 (JK flip-flop) 1 x 74HC74 (D flip-flop) 4 x 4,7 kohm

Detaylı

BÖLÜM 9 (COUNTERS) SAYICILAR SAYISAL ELEKTRONİK. Bu bölümde aşağıdaki konular anlatılacaktır

BÖLÜM 9 (COUNTERS) SAYICILAR SAYISAL ELEKTRONİK. Bu bölümde aşağıdaki konular anlatılacaktır SYISL ELETRONİ ÖLÜM 9 (OUNTERS) SYIILR u bölümde aşağıdaki konular anlatılacaktır Sayıcılarda Mod kavramı senkron sayıcılar senkron yukarı sayıcı (Up counter) senkron aşağı sayıcı (Down counter) senkron

Detaylı

Deney 6: Ring (Halka) ve Johnson Sayıcılar

Deney 6: Ring (Halka) ve Johnson Sayıcılar Deney 6: Ring (Halka) ve Johnson Sayıcılar Kullanılan Elemanlar xlm Entegresi, x0 kohm direnç, x00 kohm direnç, x0 µf elektrolitik kondansatör, x00 nf kondansatör, x 7HC7 (D flip-flop), x 0 ohm, x Led

Detaylı

Bölüm 7 Ardışıl Lojik Devreler

Bölüm 7 Ardışıl Lojik Devreler Bölüm 7 Ardışıl Lojik Devreler DENEY 7- Flip-Floplar DENEYİN AMACI. Kombinasyonel ve ardışıl lojik devreler arasındaki farkları ve çeşitli bellek birimi uygulamalarını anlamak. 2. Çeşitli flip-flop türlerinin

Detaylı

DENEY-6 LOJİK KAPILAR VE İKİLİ DEVRELER

DENEY-6 LOJİK KAPILAR VE İKİLİ DEVRELER DENEY-6 LOJİK KAPILAR VE İKİLİ DEVRELER DENEYİN AMACI: Bu deneyde temel lojik kapılar incelenecek; çift kararlı ve tek kararlı ikili devrelerin çalışma prensipleri gözlemlenecektir. ÖN HAZIRLIK Temel lojik

Detaylı

(VEYA-DEĞİL kapısı) (Exlusive OR kapısı) (Exlusive NOR kapısı)

(VEYA-DEĞİL kapısı) (Exlusive OR kapısı) (Exlusive NOR kapısı) 1.1 Ön Çalışma Deney çalışmasında yapılacak uygulamaların benzetimlerini yaparak, sonuçlarını ön çalışma raporu olarak hazırlayınız. 1.2 Deneyin Amacı Temel kapı işlemlerinin ve gerçekleştirilmesi. bu

Detaylı

DENEY NO 3. Alçak Frekans Osilatörleri

DENEY NO 3. Alçak Frekans Osilatörleri DENEY NO 3 Alçak Frekans Osilatörleri Osilatörler ürettikleri dalga şekillerine göre sınıflandırılırlar. Bunlardan sinüs biçiminde işaret üretenlerine Sinüs Osilatörleri adı verilir. Pek çok yapıda ve

Detaylı

BÖLÜM 8 MANDAL(LATCH) VE FLİP-FLOPLAR SAYISAL ELEKTRONİK. Bu bölümde aşağıdaki konular anlatılacaktır

BÖLÜM 8 MANDAL(LATCH) VE FLİP-FLOPLAR SAYISAL ELEKTRONİK. Bu bölümde aşağıdaki konular anlatılacaktır AYIAL ELETONİ BÖLÜM 8 MANAL(LATCH) VE FLİP-FLOPLA Bu bölümde aşağıdaki konular anlatılacaktır Mandallar(Latches),- Mandalı, Mandalı ontak sıçramasının mandallar yardımı ile engellenmesi Flip-Floplar,-

Detaylı

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek.

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek. DENEY Temel Lojik Kapıların Karakteristikleri DENEYİN AMACI. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak.. Temel lojik kapıların karakteristiklerini ölçmek. GENEL İLGİLER Temel lojik

Detaylı

Teorik Bilgi DENEY 7: ASENKRON VE SENKRON SAYICILAR

Teorik Bilgi DENEY 7: ASENKRON VE SENKRON SAYICILAR DENEY 7: ASENKRON VE SENKRON SAYICILAR Deneyin Amaçları Asenkron ve senkron sayıcı devre yapılarının öğrenilmesi ve deneysel olarak yapılması Deney Malzemeleri 74LS08 Ve Kapı Entegresi (1 Adet) 74LS76

Detaylı

Deney 5: Shift Register(Kaydırmalı Kaydedici)

Deney 5: Shift Register(Kaydırmalı Kaydedici) Deney 5: Shift Register(Kaydırmalı Kaydedici) Kullanılan Elemanlar 1xLM555 Entegresi, 1x10 kohm direnç, 1x100 kohm direnç, 1x10 µf elektrolitik kondansatör, 1x100 nf kondansatör, 2 x 74HC74 (D flip-flop),

Detaylı

DENEY NO:2 BJT Yükselticinin Darbe Cevabı lineer kuvvetlendirme Yükselme Süresi Gecikme Çınlama Darbe üst eğilmesi

DENEY NO:2 BJT Yükselticinin Darbe Cevabı lineer kuvvetlendirme Yükselme Süresi Gecikme Çınlama Darbe üst eğilmesi DENEY NO:2 BJT Yükselticinin Darbe Cevabı Yükselticini girişine uygulanan işaretin şeklini bozmadan yapılan kuvvetlendirmeye lineer kuvvetlendirme denir. Başka bir deyişle lineer darbe kuvvetlendirmesi,

Detaylı

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi Deneyin Amacı: Temel kapı devrelerinin incelenmesi, deneysel olarak kapıların gerçeklenmesi ve doğruluk tablolarının elde edilmesidir. Deney Malzemeleri:

Detaylı

AMLİFİKATÖRLER VE OSİLATÖRLER

AMLİFİKATÖRLER VE OSİLATÖRLER BÖLÜM 5 Multivibratörler KONULAR: 1. Dengesiz (astable) multivibratörün çalışması ve özelliklerini incelemek. 2. Çif dengeli (bistable) multivibratörün çalışmasını ve özelliklerini incelemek. GEREKLİ DONANIM:

Detaylı

Sabit Gerilim Regülatörü Kullanarak Ayarlanabilir Güç Kaynağı

Sabit Gerilim Regülatörü Kullanarak Ayarlanabilir Güç Kaynağı Sabit Gerilim Regülatörü Kullanarak Ayarlanabilir Güç Kaynağı Sabit değerli pozitif gerilim regülatörleri basit bir şekilde iki adet direnç ilavesiyle ayarlanabilir gerilim kaynaklarına dönüştürülebilir.

Detaylı

SAYISAL DEVRE TASARIMI LABORATUVARI DENEY 1: TEMEL LOJİK KAPI KARAKTERİSTİKLERİNİN ÖLÇÜMÜ

SAYISAL DEVRE TASARIMI LABORATUVARI DENEY 1: TEMEL LOJİK KAPI KARAKTERİSTİKLERİNİN ÖLÇÜMÜ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY 1: TEMEL LOJİK KAPI KARAKTERİSTİKLERİNİN ÖLÇÜMÜ DENEYİN AMACI 1. Temel lojik kapı sembollerini ve karakteristiklerini anlamak. GENEL BİLGİLER TTL kapıların karakteristikleri,

Detaylı

ELM 331 ELEKTRONİK II LABORATUAR DENEY FÖYÜ

ELM 331 ELEKTRONİK II LABORATUAR DENEY FÖYÜ ELM 33 ELEKTRONİK II LABORATUAR DENEY ÖYÜ DENEY 2 Ortak Emitörlü Transistörlü Kuvvetlendiricinin rekans Cevabı. AMAÇ Bu deneyin amacı, ortak emitörlü (Common Emitter: CE) kuvvetlendiricinin tasarımını,

Detaylı

Bölüm 1 Temel Lojik Kapılar

Bölüm 1 Temel Lojik Kapılar Bölüm 1 Temel Lojik Kapılar DENEY 1-1 Lojik Kapı Devreleri DENEYİN AMACI 1. Çeşitli lojik kapıların çalışma prensiplerini ve karakteristiklerini anlamak. 2. TTL ve CMOS kapıların girişi ve çıkış gerilimlerini

Detaylı

Şekil Sönümün Tesiri

Şekil Sönümün Tesiri LC Osilatörler RC osilatörlerle elde edilemeyen yüksek frekanslı osilasyonlar LC osilatörlerle elde edilir. LC osilatörlerle MHz seviyesinde yüksek frekanslı sinüsoidal sinyaller elde edilir. Paralel bobin

Detaylı

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi DERS NOTLARI Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi DERS-8 11.05.2016 MULTİVİBRATÖR VE FLİP FLOPLAR Giriş Kare veya dikdörtgen sinyal üreten elektronik devreler Multivibratör olarak

Detaylı

1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek.

1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek. DENEY 7-2 Sayıcılar DENEYİN AMACI 1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek. GENEL BİLGİLER Sayıcılar, flip-floplar

Detaylı

DENEY 8: ORTAK EMİTERLİ YÜKSELTEÇ Deneyin Amacı

DENEY 8: ORTAK EMİTERLİ YÜKSELTEÇ Deneyin Amacı DENEY 8: ORTAK EMİTERLİ YÜKSELTEÇ 8.1. Deneyin Amacı Ortak emiter bağlı yükseltecin yüklü, yüksüz kazancını tespit etmek ve ortak emiter yükseltecin küçük sinyal modelini çıkartmak. 8.2. Kullanılacak Malzemeler

Detaylı

Şekil 1.1: Temel osilatör blok diyagramı

Şekil 1.1: Temel osilatör blok diyagramı 1. OSİLATÖRLER 1.1. Osilatör Nedir? Elektronik iletişim sistemlerinde ve otomasyon sistemlerinde kare dalga, sinüs dalga, üçgen dalga veya testere dişi dalga biçimlerinin kullanıldığı çok sayıda uygulama

Detaylı

Bölüm 4 Ardışıl Lojik Devre Deneyleri

Bölüm 4 Ardışıl Lojik Devre Deneyleri Bölüm 4 Ardışıl Lojik Devre Deneyleri DENEY 4-1 Flip-Floplar DENEYİN AMACI 1. Kombinasyonel ve ardışıl lojik devreler arasındaki farkları ve çeşitli bellek birimi uygulamalarını anlamak. 2. Çeşitli flip-flop

Detaylı

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 4 DENEYİN ADI: JK, RS, T VE D TİPİ FLİP-FLOPLARIN İNCELENMESİ

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 4 DENEYİN ADI: JK, RS, T VE D TİPİ FLİP-FLOPLARIN İNCELENMESİ ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 4 DENEYİN ADI: JK, RS, T VE D TİPİ FLİP-FLOPLARIN İNCELENMESİ Açıklamalar: Bu deneyde JK, RS, T ve D tipi flip-flop (FF) lar incelenecektir. Deney içerisinde

Detaylı

SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ

SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ SAYISAL DEVRE UYGULAMALARI Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ İÇİNDEKİLER ŞEKİLLER TABLOSU... vi MALZEME LİSTESİ... viii ENTEGRELER... ix 1. Direnç ve Diyotlarla Yapılan

Detaylı

Deney 10: Analog - Dijital Dönüştürücüler (Analog to Digital Converters - ADC) Giriş

Deney 10: Analog - Dijital Dönüştürücüler (Analog to Digital Converters - ADC) Giriş Deney 10: Analog - Dijital Dönüştürücüler (Analog to Digital Converters - ADC) Analog - Dijital Dönüştürücülerin ADC0804 entegre devresi ile incelenmesi Giriş Sensör ve transdüser çıkışlarında genellikle

Detaylı

ELEKTRONİK DEVRE ELEMANLARI

ELEKTRONİK DEVRE ELEMANLARI ELEKTRONİK DEVRE ELEMANLARI 1. Direnç Renk Kodları Direnç Renk Tablosu Renk Sayı Çarpan Tolerans SİYAH 0 1 KAHVERENGİ 1 10 ± %1 KIRMIZI 2 100 ± %2 TURUNCU 3 1000 SARI 4 10.000 YEŞİL 5 100.000 ± %0.5 MAVİ

Detaylı

Mühendislik Fakültesi Elektrik-Elektronik Mühendisliği Bölümü

Mühendislik Fakültesi Elektrik-Elektronik Mühendisliği Bölümü HAZIRLIK ÇALIŞMALARI İŞLEMSEL YÜKSELTEÇLER VE UYGULAMALARI 1. 741 İşlemsel yükselteçlerin özellikleri ve yapısı hakkında bilgi veriniz. 2. İşlemsel yükselteçlerle gerçekleştirilen eviren yükselteç, türev

Detaylı

Küçük sinyal analizi transistörü AC domende temsilş etmek için kullanılan modelleri içerir.

Küçük sinyal analizi transistörü AC domende temsilş etmek için kullanılan modelleri içerir. Küçük Sinyal Analizi Küçük sinyal analizi transistörü AC domende temsilş etmek için kullanılan modelleri içerir. 1. Karma (hibrid) model 2. r e model Üretici firmalar bilgi sayfalarında belirli bir çalışma

Detaylı

TRANSİSTÖRLÜ YÜKSELTEÇLERDE GERİBESLEME

TRANSİSTÖRLÜ YÜKSELTEÇLERDE GERİBESLEME TRANSİSTÖRLÜ YÜKSELTEÇLERDE GERİBESLEME Amaç Elektronikte geniş uygulama alanı bulan geribesleme, sistemin çıkış büyüklüğünden elde edilen ve giriş büyüklüğü ile aynı nitelikte bir işaretin girişe gelmesi

Detaylı

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ - 2 DENEYİ

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ - 2 DENEYİ KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ - 2 DENEYİ Amaç: Bu deneyde terslemeyen kuvvetlendirici, toplayıcı kuvvetlendirici ve karşılaştırıcı

Detaylı

İÇİNDEKİLER. 1-1 Lojik ve Anahtara Giriş Lojik Kapı Devreleri... 9

İÇİNDEKİLER. 1-1 Lojik ve Anahtara Giriş Lojik Kapı Devreleri... 9 İÇİNDEKİLER BÖLÜM 1 TEMEL LOJİK KAPI DENEYLERİ 1-1 Lojik ve Anahtara Giriş 1 1-2 Lojik Kapı Devreleri... 9 a. Diyot Lojiği (DL) devresi b. Direnç-Transistor Lojiği (RTL) devresi c. Diyot-Transistor Lojiği

Detaylı

DENEY 3: DOĞRULTUCU DEVRELER Deneyin Amacı

DENEY 3: DOĞRULTUCU DEVRELER Deneyin Amacı DENEY 3: DOĞRULTUCU DEVRELER 3.1. Deneyin Amacı Yarım ve tam dalga doğrultucunun çalışma prensibinin öğrenilmesi ve doğrultucu çıkışındaki dalgalanmayı azaltmak için kullanılan kondansatörün etkisinin

Detaylı

BC237, BC338 transistör, 220Ω, 330Ω, 4.7KΩ 10KΩ, 100KΩ dirençler ve bağlantı kabloları Multimetre, DC güç kaynağı

BC237, BC338 transistör, 220Ω, 330Ω, 4.7KΩ 10KΩ, 100KΩ dirençler ve bağlantı kabloları Multimetre, DC güç kaynağı DENEY 7: BJT ÖNGERİLİMLENDİRME ÇEŞİTLERİ 7.1. Deneyin Amacı BJT ön gerilimlendirme devrelerine örnek olarak verilen üç değişik bağlantının, değişen β değerlerine karşı gösterdiği çalışma noktalarındaki

Detaylı

Elektrik-Elektronik Mühendisliği Bölümü DENEY-5-

Elektrik-Elektronik Mühendisliği Bölümü DENEY-5- KARADENİZ TEKNİK ÜNİVERSİTESİ Mühendislik-Mimarlık Fakültesi Elektrik-Elektronik Mühendisliği Bölümü Elektrik Makinaları ve Güç Sistemleri Laboratuarı DENEY-5- HAZIRLIK ÇALIŞMASI 1. Opamp uygulama devreleri

Detaylı

DENEY 6: FLİP-FLOP (BELLEK) DEVRESİ UYGULAMALARI

DENEY 6: FLİP-FLOP (BELLEK) DEVRESİ UYGULAMALARI DENEY 6: FLİP-FLOP (BELLEK) DEVRESİ UYGULAMALARI Deneyin Amaçları Flip-floplara aģina olmak. DeğiĢik tipte Flip-Flop devrelerin gerçekleģtirilmesi ve tetikleme biçimlerini kavramak. ArdıĢık mantık devrelerinin

Detaylı

SAYISAL İŞARET VE GEÇİŞ SÜRELERİNİN ÖLÇÜLMESİ

SAYISAL İŞARET VE GEÇİŞ SÜRELERİNİN ÖLÇÜLMESİ DENEY 1 SAYISAL İŞARET VE GEÇİŞ SÜRELERİNİN ÖLÇÜLMESİ KAYNAKLAR Analysis and Design of Digital Integrated Circuits, Hodges and Jackson, sayfa 6-7 Experiments in Microprocessors and Digital Systems, Douglas

Detaylı

Şekil 6.1 Faz çeviren toplama devresi

Şekil 6.1 Faz çeviren toplama devresi 23 Deney Adı : İşlemsel Kuvvetlendiricinin Temel Devreleri Deney No : 6 Deneyin Amacı : İşlemsel kuvvetlendiricilerle en ok kullanılan devreleri gerekleştirmek, fonksiyonlarını belirlemek Deneyle İlgili

Detaylı

BÖLÜM 1 RF OSİLATÖRLER

BÖLÜM 1 RF OSİLATÖRLER BÖÜM RF OSİATÖRER. AMAÇ. Radyo Frekansı(RF) Osilatörlerinin çalışma prensibi ve karakteristiklerinin anlaşılması.. Osilatörlerin tasarlanması ve gerçeklenmesi.. TEME KAVRAMARIN İNEENMESİ Osilatör, basit

Detaylı

6. TRANSİSTÖRÜN İNCELENMESİ

6. TRANSİSTÖRÜN İNCELENMESİ 6. TRANSİSTÖRÜN İNCELENMESİ 6.1. TEORİK BİLGİ 6.1.1. JONKSİYON TRANSİSTÖRÜN POLARMALANDIRILMASI Şekil 1. Jonksiyon Transistörün Polarmalandırılması Şekil 1 de Emiter-Beyz jonksiyonu doğru yönde polarmalandırılır.

Detaylı

Fatih Üniversitesi Elektrik ve Elektronik Mühendisliği Bölümü EEM 316 Haberleşme I LAB SINAVI DARBE GENLİK MODÜLASYONU (PWM)

Fatih Üniversitesi Elektrik ve Elektronik Mühendisliği Bölümü EEM 316 Haberleşme I LAB SINAVI DARBE GENLİK MODÜLASYONU (PWM) Fatih Üniversitesi Elektrik ve Elektronik Mühendisliği Bölümü EEM 316 Haberleşme I LAB SINAVI DARBE GENLİK MODÜLASYONU (PWM) 9.1 Amaçlar 1. µa741 ile PWM modülatör kurulması. 2. LM555 in çalışma prensiplerinin

Detaylı

DENEY 2- Sayıcılar. 1. Sayıcıların prensiplerinin ve sayıcıların JK flip-flopları ile nasıl gerçeklendiklerinin incelenmesi.

DENEY 2- Sayıcılar. 1. Sayıcıların prensiplerinin ve sayıcıların JK flip-flopları ile nasıl gerçeklendiklerinin incelenmesi. DENEY 2- Sayıcılar DENEY 2- JK Flip-Flop Devreleri DENEYİN AMACI 1. Sayıcıların prensiplerinin ve sayıcıların JK flip-flopları ile nasıl gerçeklendiklerinin incelenmesi. GENEL BİLGİLER Sayıcılar flip-floplar

Detaylı

DENEY 2: DĠYOTLU KIRPICI, KENETLEME VE DOĞRULTMA DEVRELERĠ

DENEY 2: DĠYOTLU KIRPICI, KENETLEME VE DOĞRULTMA DEVRELERĠ DENEY 2: DĠYOTLU KIRPICI, KENETLEME VE DOĞRULTMA DEVRELERĠ 1- Kırpıcı Devreler: Girişine uygulanan sinyalin bir bölümünü kırpan devrelere denir. En basit kırpıcı devre, şekil 1 'de görüldüğü gibi yarım

Detaylı

2- Tristör ile yük akımı değiştirilerek ayarlı yükkontrolü yapılabilir.

2- Tristör ile yük akımı değiştirilerek ayarlı yükkontrolü yapılabilir. Tristörlü Redresörler ( Doğrultmaçlar ) : Alternatif akımı doğru akıma çeviren sistemlere redresör denir. Redresörler sanayi için gerekli olan DC gerilimin elde edilmesini sağlar. Büyük akım ve gerilimlerin

Detaylı

BSE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates And Logic Circuits)

BSE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates And Logic Circuits) SE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates nd Logic Circuits) Sakarya Üniversitesi Lojik Kapılar - maçlar Lojik kapıları ve lojik devreleri tanıtmak Temel işlemler olarak VE,

Detaylı

Yarı İletkenler ve Temel Mantıksal (Lojik) Yapılar. Bilgisayar Mühendisliğine Giriş 1

Yarı İletkenler ve Temel Mantıksal (Lojik) Yapılar. Bilgisayar Mühendisliğine Giriş 1 Yarı İletkenler ve Temel Mantıksal (Lojik) Yapılar Bilgisayar Mühendisliğine Giriş 1 Yarı İletkenler Bilgisayar Mühendisliğine Giriş 2 Elektrik iletkenliği bakımından, iletken ile yalıtkan arasında kalan

Detaylı

Deney 5: Osilatörler

Deney 5: Osilatörler Deneyin Amacı: Deney 5: Osilatörler Osilatörlerin çalışma mantığının anlaşılması. Wien köprü osilatörü uygulamasının yapılması. A.ÖNBİLGİ Osilatörler, DC güç kaynağındaki elektrik enerjisini AC elektrik

Detaylı

GÜÇ ELEKTRONİĞİ EĞİTİM SETİ DENEY KİTABI KONU: TURN-OFF ZAMANLAYICI DENEYİ. Giriş: Turn-off tipi zamanlayıcı devresi şekil 19.1 de görülmektedir.

GÜÇ ELEKTRONİĞİ EĞİTİM SETİ DENEY KİTABI KONU: TURN-OFF ZAMANLAYICI DENEYİ. Giriş: Turn-off tipi zamanlayıcı devresi şekil 19.1 de görülmektedir. KONU: TURN-OFF ZAMANLAYICI DENEYİ Giriş: Turn-off tipi zamanlayıcı devresi şekil 19.1 de görülmektedir. +Vcc R1 P1 7 3 2 6 D1 R2 Q1 B C1 4 R3 P2 -Vcc Şekil 19.1: Turn-off tipi zamanlayıcı devresi Turn-off

Detaylı

DENEY FÖYÜ 7: Seri ve Paralel Rezonans Devreleri

DENEY FÖYÜ 7: Seri ve Paralel Rezonans Devreleri DENEY FÖYÜ 7: Seri ve Paralel Rezonans Devreleri Deneyin Amacı: Seri ve paralel rezonans devrelerini incelemek, devrelerin karakteristik parametrelerini hesaplamak ve ölçmek, rezonans eğrilerini çizmek.

Detaylı

T.C. YALOVA ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ENERJİ SİSTEMLERİ MÜHENDİSLİĞİ BÖLÜMÜ ESM 413 ENERJİ SİSTEMLERİ LABORATUVARI I

T.C. YALOVA ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ENERJİ SİSTEMLERİ MÜHENDİSLİĞİ BÖLÜMÜ ESM 413 ENERJİ SİSTEMLERİ LABORATUVARI I T.C. YALOVA ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ENERJİ SİSTEMLERİ MÜHENDİSLİĞİ BÖLÜMÜ ESM 413 ENERJİ SİSTEMLERİ LABORATUVARI I DENEY 2: DİYOT KARAKTERİSTİKLERİ VE AC-DC DOĞRULTUCU UYGULAMALARI Ad Soyad

Detaylı

* DC polarma, transistörün uçları arasında uygun DC çalışma gerilimlerinin veya öngerilimlerin sağlanmasıdır.

* DC polarma, transistörün uçları arasında uygun DC çalışma gerilimlerinin veya öngerilimlerin sağlanmasıdır. Elektronik Devreler 1. Transistörlü Devreler 1.1 Transistör DC Polarma Devreleri 1.1.1 Gerilim Bölücülü Polarma Devresi 1.2 Transistörlü Yükselteç Devreleri 1.2.1 Gerilim Bölücülü Yükselteç Devresi Konunun

Detaylı

DENEY 6-3 Ortak Kollektörlü Yükselteç

DENEY 6-3 Ortak Kollektörlü Yükselteç Deney 10 DENEY 6-3 Ortak Kollektörlü Yükselteç DENEYİN AMACI 1. Ortak kollektörlü (CC) yükseltecin çalışma prensibini anlamak. 2. Ortak kollektörlü yükseltecin karakteristiklerini ölçmek. GENEL BİLGİLER

Detaylı

Deney 3: Asenkron Sayıcılar

Deney 3: Asenkron Sayıcılar Deney 3: Asenkron Sayıcılar Sayıcılar hakkında genel bilgi sahibi olunması, asenkron sayıcıların kurulması ve incelenmesi Kullanılan Elemanlar 1xLM555 Entegresi, 1x10 kohm direnç, 1x100 kohm direnç, 1x10

Detaylı

DENEY 9: JFET KARAKTERİSTİK EĞRİLERİ

DENEY 9: JFET KARAKTERİSTİK EĞRİLERİ DENEY 9: JFET KARAKTERİSTİK EĞRİLERİ 9.1. Deneyin Amacı Bir JFET transistörün karakteristik eğrilerinin çıkarılıp, çalışmasının pratik ve teorik olarak öğrenilmesi 9.2. Kullanılacak Malzemeler ve Aletler

Detaylı

Bölüm 13 OPAMP lı Karşılaştırıcı ve Osilatör Devreleri

Bölüm 13 OPAMP lı Karşılaştırıcı ve Osilatör Devreleri Bölüm 13 OPAMP lı Karşılaştırıcı ve Osilatör Devreleri DENEY 13-1 Karşılaştırıcılar DENEYİN AMACI 1. Karşılaştırıcı devrelerin çalışma prensiplerini anlamak. 2. Sıfır karşılaştırıcıların giriş ve çıkış

Detaylı

DENEY 3 Kırpıcı ve Kenetleyici Devreler

DENEY 3 Kırpıcı ve Kenetleyici Devreler ENEY 3 Kırpıcı ve Kenetleyici evreler 1. Amaç Bu deneyin amacı, diyot elemanının elektronik devrelerde diğer bir uygulaması olan ve dalgaların şekillendirilmesinde kullanılan kırpıcı ve kenetleyici devrelerinin

Detaylı

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ - 2 DENEYİ

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ - 2 DENEYİ KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ - 2 DENEYİ Amaç: Bu deney, tersleyen kuvvetlendirici, terslemeyen kuvvetlendirici ve toplayıcı

Detaylı

ANALOG ELEKTRONİK BİPOLAR TRANSİSTÖR

ANALOG ELEKTRONİK BİPOLAR TRANSİSTÖR ANALOG LKTONİK Y.Doç.Dr.A.Faruk AKAN ANALOG LKTONİK İPOLA TANSİSTÖ 35 Yapısı ve Sembolü...35 Transistörün Çalışması...35 Aktif ölge...36 Doyum ölgesi...37 Kesim ölgesi...37 Ters Çalışma ölgesi...37 Ortak

Detaylı

DENEY 2-5 Karşılaştırıcı Devre

DENEY 2-5 Karşılaştırıcı Devre DENEY 2-5 Karşılaştırıcı Devre DENEYİN AMACI 1. Dijital karşılaştırıcıların çalışma prensiplerini ve yapısını anlamak. GENEL BİLGİLER Bir karşılaştırma yapabilmek için en az iki sayı gereklidir. En basit

Detaylı

ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL TASARIM LABORATUVARI DENEY 6 ANALOG/DİGİTAL DÖNÜŞTÜRÜCÜ. Grup Numara Ad Soyad RAPORU HAZIRLAYAN:

ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL TASARIM LABORATUVARI DENEY 6 ANALOG/DİGİTAL DÖNÜŞTÜRÜCÜ. Grup Numara Ad Soyad RAPORU HAZIRLAYAN: ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL TASARIM LABORATUVARI DENEY 6 ANALOG/DİGİTAL DÖNÜŞTÜRÜCÜ DENEYİ YAPANLAR Grup Numara Ad Soyad RAPORU HAZIRLAYAN: Deneyin Yapılış Tarihi Raporun Geleceği Tarih Raporun

Detaylı

T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1 OPAMP DEVRELERİ-1

T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1 OPAMP DEVRELERİ-1 T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1 OPAMP DEVRELERİ-1 DENEY SORUMLUSU Arş. Gör. Memduh SUVEREN MART 2015 KAYSERİ OPAMP DEVRELERİ

Detaylı

DC motorların sürülmesi ve sürücü devreleri

DC motorların sürülmesi ve sürücü devreleri DC motorların sürülmesi ve sürücü devreleri Armatür (endüvi) gerilimini değiştirerek devri ayarlamak mümkündür. Endüvi akımını değiştirerek torku (döndürme momentini) ayarlamak mümkündür. Endüviye uygulanan

Detaylı

Bölüm 14 FSK Demodülatörleri

Bölüm 14 FSK Demodülatörleri Bölüm 14 FSK Demodülatörleri 14.1 AMAÇ 1. Faz kilitlemeli çevrim(pll) kullanarak frekans kaydırmalı anahtarlama detektörünün gerçekleştirilmesi.. OP AMP kullanarak bir gerilim karşılaştırıcının nasıl tasarlanacağının

Detaylı

açık olduğu bir anahtar gibi davranır. Kesim durumu genellikle baz ile emetör arasına VBE uygulanması ile sağlanır, ancak 0.

açık olduğu bir anahtar gibi davranır. Kesim durumu genellikle baz ile emetör arasına VBE uygulanması ile sağlanır, ancak 0. Karadeniz Teknik Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü Sayısal Elektronik Laboratuarı LOJİK KAPILAR. Genel Tanıtım Sayısal bilgileri işleyecek şekilde tasarlanmış tümleşik devrelere

Detaylı

ALAN ETKİLİ TRANSİSTÖR

ALAN ETKİLİ TRANSİSTÖR ALAN ETKİLİ TRANİTÖR Y.oç.r.A.Faruk BAKAN FET (Alan Etkili Transistör) gerilim kontrollu ve üç uçlu bir elemandır. FET in uçları G (Kapı), (rain) ve (Kaynak) olarak tanımlanır. FET in yapısı ve sembolü

Detaylı

KARADENİZ TEKNİK ÜNİVERSİTESİ Mühendislik Fakültesi Elektrik-Elektronik Mühendisliği Bölümü ELK222 TEMEL ELEKTRİK LABORATUARI-II

KARADENİZ TEKNİK ÜNİVERSİTESİ Mühendislik Fakültesi Elektrik-Elektronik Mühendisliği Bölümü ELK222 TEMEL ELEKTRİK LABORATUARI-II ALTERNATİF AKIM KÖPRÜLERİ 1. Hazırlık Soruları Deneye gelmeden önce aşağıdaki soruları cevaplayınız ve deney öncesinde rapor halinde sununuz. Omik, kapasitif ve endüktif yük ne demektir? Açıklayınız. Omik

Detaylı

DENEY 2- Sayıcılar ve Kaydırmalı Kaydediciler

DENEY 2- Sayıcılar ve Kaydırmalı Kaydediciler DENEY 2- Sayıcılar ve Kaydırmalı Kaydediciler DENEY 2a- JK Flip-Flop Devreleri DENEYİN AMACI 1. Sayıcıların prensiplerinin ve sayıcıların JK flip-flopları ile nasıl gerçeklendiklerinin incelenmesi. GENEL

Detaylı

KZ MEKATRONİK. Temel Elektrik Elektronik Eğitim Seti Ana Ünite

KZ MEKATRONİK. Temel Elektrik Elektronik Eğitim Seti Ana Ünite Ana Ünite ana ünitesi, analog uygulamalar, dijital uygulamalar ve temel devre analizi uygulamalarının yapılabileceği şekilde çantalı ve masa üstü kullanıma uygun yapıda tasarlanmıştır. İsteğe bağlı olarak

Detaylı

SAYISAL ELEKTRONİK DERSİ LABORATUVARI DENEY FÖYLERİ

SAYISAL ELEKTRONİK DERSİ LABORATUVARI DENEY FÖYLERİ SAYISAL ELEKTRONİK DERSİ LABORATUVARI DENEY FÖYLERİ 2013-2014 EGE ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ DENEYLER İÇİN GEREKLİ ÖN BİLGİLER Tablo 1: Direnç kod tablosu OSİLOSKOP KULLANIMINA AİT TEMEL

Detaylı

Bölüm 12 İşlemsel Yükselteç Uygulamaları

Bölüm 12 İşlemsel Yükselteç Uygulamaları Bölüm 12 İşlemsel Yükselteç Uygulamaları DENEY 12-1 Aktif Yüksek Geçiren Filtre DENEYİN AMACI 1. Aktif yüksek geçiren filtrenin çalışma prensibini anlamak. 2. Aktif yüksek geçiren filtrenin frekans tepkesini

Detaylı

SICAKLIK KONTROLLÜ HAVYA

SICAKLIK KONTROLLÜ HAVYA SICAKLIK KONTROLLÜ HAVYA Dirençler sıcaklığa bağımlıdır. Havyanın ısıtıcı direnci de istisna değildir. Böylece her havyanın sıcaklığı kontrol edilebilir. Ancak, elde 24V la çalışan bir havya olmalıdır

Detaylı

ALTERNATİF AKIMDA EMPEDANS (PARALEL DEVRELER)

ALTERNATİF AKIMDA EMPEDANS (PARALEL DEVRELER) 1 ALTERNATİF AKMDA EMPEDANS (PARALEL DEVRELER) Paralel Devreler Direnç, bobin ve kondansatör birbirleri ile paralel bağlanarak üç farkı şekilde bulunabilirler. Direnç Bobin (R-L) Paralel Devresi Direnç

Detaylı

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ 1 DENEYİ. Amaç:

KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ 1 DENEYİ. Amaç: KOCAELİ ÜNİVERSİTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ ELEKTRONİK LAB 1 DERSİ İŞLEMSEL KUVVETLENDİRİCİ 1 DENEYİ Amaç: Bu laboratuvarda, yüksek giriş direnci, düşük çıkış direnci ve yüksek kazanç özellikleriyle

Detaylı

İşlemsel Yükselteçler

İşlemsel Yükselteçler İşlemsel Yükselteçler Bölüm 5. 5.1. Giriş İşlemsel yükselteçler aktif devre elemanlarıdır. Devrede gerilin kontrollü gerilim kaynağı gibi çalışırlar. İşlemsel yükselteçler sinyalleri toplama, çıkarma,

Detaylı

Bölüm 6 Multiplexer ve Demultiplexer

Bölüm 6 Multiplexer ve Demultiplexer Bölüm 6 Multiplexer ve Demultiplexer DENEY 6- Multiplexer Devreleri DENEYİN AMACI. Multiplexer ın çalışma prensiplerini anlamak. 2. Lojik kapıları ve TTL tümdevre kullanarak multiplexer gerçekleştirmek.

Detaylı

DENEY 1. 7408 in lojik iç şeması: Sekil 2

DENEY 1. 7408 in lojik iç şeması: Sekil 2 DENEY 1 AMAÇ: VE Kapılarının (AND Gates) çalısma prensibinin kavranması. Çıkıs olarak led kullanılacaktır. Kullanılacak devre elemanları: Anahtarlar (switches), 100 ohm ve 1k lık dirençler, 7408 entegre

Detaylı

6. DİJİTAL / ANALOG VE ANALOG /DİJİTAL ÇEVİRİCİLER 1

6. DİJİTAL / ANALOG VE ANALOG /DİJİTAL ÇEVİRİCİLER 1 6. DİJİTAL / ANALOG VE ANALOG /DİJİTAL ÇEVİRİCİLER 1 Günümüzde kullanılan elektronik kontrol üniteleri analog ve dijital elektronik düzenlerinin birleşimi ile gerçekleşir. Gerilim, akım, direnç, frekans,

Detaylı

DENEY 2: DİYOTLU KIRPICI, KENETLEME VE DOĞRULTMA DEVRELERİ

DENEY 2: DİYOTLU KIRPICI, KENETLEME VE DOĞRULTMA DEVRELERİ DENEY 2: DİYOTLU KIRPICI, KENETLEME VE DOĞRULTMA DEVRELERİ 1. Kırpıcı Devreler: Girişine uygulanan sinyalin bir bölümünü kırpan devrelere denir. En basit kırpıcı devre, Şekil 1 de görüldüğü gibi yarım

Detaylı