SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

Benzer belgeler
Bölüm 3. Sayısal Elektronik. Universal (Genel) Geçitler 10/11/2011 TEMEL MANTIK GEÇİTLERİ. Temel Mantık Geçitleri. Temel Mantık Geçitleri

T.C. NUH NACİ YAZGAN ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ LOJİK LABORATUVARI DENEY FÖYÜ

Sahada Programlanabilir Kapı Dizileri (FPGA) Sayısal CMOS Tümdevre Tasarımı Y. Fırat Kula

Digital Design HDL. Dr. Cahit Karakuş, February-2018

ENTEGRELER (Integrated Circuits, IC) Entegre nedir, nerelerde kullanılır?...

VE DEVRELER LOJİK KAPILAR

5. LOJİK KAPILAR (LOGIC GATES)

SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

SAYISAL TASARIM. Ege Üniversitesi Ege MYO Mekatronik Programı

Deney 8: ALU da Aritmetik Fonksiyonlar

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

SAYI SİSTEMLERİ ve BOOLE CEBİRİ 1+1=1 ÖĞR.GÖR. GÜNAY TEMÜR - TEKNOLOJİ F. / BİLGİSAYAR MÜH.

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek.

DOĞRULUK TABLOLARI (TRUTH TABLE)

Deney 7: Aritmetik ve Lojik İşlem Birimi(ALU)

VHDL. Ece Olcay Güneş & S. Berna Örs

BLM 221 MANTIK DEVRELERİ

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL TASARIM LABORATUVARI DENEY RAPORU. Deney No: 3 TTL Entegre Karakteristiği

BSE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates And Logic Circuits)

SAYISAL TASARIM. Ege Üniversitesi Ege MYO Mekatronik Programı

BİL 201 Boole Cebiri ve Temel Geçitler (Boolean Algebra & Logic Gates) Bilgisayar Mühendisligi Bölümü Hacettepe Üniversitesi

DENEY 3a- Yarım Toplayıcı ve Tam Toplayıcı Devresi

DENEY 2-5 Karşılaştırıcı Devre

SAYISAL TASARIM. Ege Üniversitesi Ege MYO Mekatronik Programı

SAYISAL ELEKTRONİK. Ege Ü. Ege MYO Mekatronik Programı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

SAYISAL SİSTEMLERDE ORTAK YOLUN KULLANILMASI

SAYISAL TASARIM. Ege Üniversitesi Ege MYO Mekatronik Programı

Teorik Bilgi DENEY 7: ASENKRON VE SENKRON SAYICILAR

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi

VHDL DONANIM TANIMLAMA DİLİD ve FPGA, CPLD DONANIMLARI. Yard. Doç. Dr. Özdemir ÇETİN

BÖLÜM 2 SAYI SİSTEMLERİ

8086 nın Bacak Bağlantısı ve İşlevleri. 8086, 16-bit veri yoluna (data bus) 8088 ise 8- bit veri yoluna sahip16-bit mikroişlemcilerdir.

Digital Design TTL - CMOS. Dr. Cahit Karakuş, February-2018

SAYISAL VLSI SİSTEM TASARIM AKIŞI

T.C. KOCAELİ ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLİŞİM SİSTEMLERİ MÜHENDİSLİĞİ

SAYISAL DEVRELER. İTÜ Bilgisayar Mühendisliği Bölümündeki donanım derslerinin bağlantıları

BLM 221 MANTIK DEVRELERİ

İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER

FPGA ile Gömülü Sistem Tasarımına Giriş

DENEY 5 RS FLİP-FLOP DENEYLERİ

SAYISAL DEVRE TASARIMI LABORATUVARI DENEY 1: TEMEL LOJİK KAPI KARAKTERİSTİKLERİNİN ÖLÇÜMÜ

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2

SAYISAL ELEMANLARIN İÇ YAPILARI

SAYISAL İŞARET VE GEÇİŞ SÜRELERİNİN ÖLÇÜLMESİ

ĠġLEMSEL YÜKSELTEÇLER (ELEKTRONİK II)

Bölüm 1 Ürüne Genel Bakış

8.HAFTA MANTIKSAL KAPI DEVRELERİ

Bölüm 1 Temel Lojik Kapılar

Giriş MİKROİŞLEMCİ SİSTEMLERİ. Elektronik Öncesi Kuşak. Bilgisayar Tarihi. Elektronik Kuşak. Elektronik Kuşak. Bilgisayar teknolojisindeki gelişme

DOĞU AKDENİZ ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BLGM223 SAYISAL MANTIK TASARIMI : QUARTUS II TASARIM ORTAMI: TEMEL VHDL KULLANIMI

Bölüm 6 Multiplexer ve Demultiplexer

Programlanabilir Devreler

Konular MİKROİŞLEMCİ SİSTEMLERİ. Giriş. Bilgisayar Tarihi. Elektronik Kuşak. Elektronik Öncesi Kuşak

BİLGİSAYAR MİMARİSİ. İkili Kodlama ve Mantık Devreleri. Özer Çelik Matematik-Bilgisayar Bölümü

GENEL BİLGİ: GEREKLİ MALZEMELER:

Elektroniğe Giriş 1.1

NES DC.DRV.200 Tanıtım Dokümanı

(Random-Access Memory)

DENEY 3-1 Kodlayıcı Devreler


Katlı Giriş Geçitleri

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL ELEKTRONİK LABORATUVAR DENEY RAPORU

AKE Bulaşık Yıkama Makinası Kontrol Kartı Kullanım Kılavuzu Dishwasher Controller User Manual TR EN

CNC MACH breakout board user manual V8 type

MANTIK DEVRELERĐ I DERSĐ DENEY RAPORLARI

Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü Bölüm/Program Dersi Ders Tanım Bilgileri Dersin Adı

Sayı sistemleri iki ana gruba ayrılır. 1. Sabit Noktalı Sayı Sistemleri. 2. Kayan Noktalı Sayı Sistemleri 2. SAYI SĐSTEMLERĐ VE KODLAR

BC-M150. Battery Charger. Genel Bakış

Sayı sistemleri iki ana gruba ayrılır. 1. Sabit Noktalı Sayı Sistemleri. 2. Kayan Noktalı Sayı Sistemleri

Bölüm 4 Aritmetik Devreler

BİL 201 Geçit düzeyinde yalınlaştırma (Gate-Level Minimization) Hacettepe Üniversitesi Bilgisayar Müh. Bölümü

74xx serisi tümdevrelere örnekler

İÇİNDEKİLER. 1-1 Lojik ve Anahtara Giriş Lojik Kapı Devreleri... 9

SAYISAL TASARIM. Ege Üniversitesi Ege MYO Mekatronik Programı

USB 10 IN-OUT. Usb portundan, 10 adet giriş ve çıkış yapabilen, Opto izolasyonlu digital otomasyon devresi.

DENEY 1a- Kod Çözücü Devreler

Compact IP20 multiprotocol Ethernet I/O module 4 digital inputs, 4 universal digital channels FEN20-4DIP-4DXP

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

Manuel Yüklemeli Katı Yakıt Kazanı Kontrol Cihazı Fonksiyonel Açıklama

MİNTERİM VE MAXİTERİM

Deney 6: Ardışıl Devre Analizi

Kapalılık (closure) Birleşme özelliği (associative law) Yer değiştirme özelliği (commutative law) Ters (inverse) Dağılım özelliği (distributive law)

BM217 SAYISAL TASARIM DERSİ LABORATUVAR DENEYLERİ

Bölüm 4 Ardışıl Lojik Devre Deneyleri

Elektronik sistemlerde dört farklı sayı sistemi kullanılır. Bunlar;

Minterm'e Karşı Maxterm Çözümü

6. Fiziksel gerçeklemede elde edilen sonuç fonksiyonlara ilişkin lojik devre şeması çizilir.

DENEY #1 LOJİK KAPILAR. Lojik kapılarının doğruluk tablosunu oluşturmak

Teknik Resim TEKNİK BİLİMLER MESLEK YÜKSEKOKULU. 9. Alıştırma Toleransları. Yrd. Doç. Dr. Garip GENÇ. [ ES (es) = EBÖ AÖ ]

Boole Cebri. (Boolean Algebra)

Temel Mantık Kapıları

LOJİK KAPILAR (ANSI / IEEE-1973)

Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi. Sayısal Elektronik

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi

Bölüm 3 Toplama ve Çıkarma Devreleri

T.C. RC SERVO MOTOR KONTROLÜ

Hatalar ve Bilgisayar Aritmetiği

Transkript:

SYISL ELEKTRONİK Ege Üniversitesi Ege MYO Mekatronik Programı

ÖLÜM 3 Mantık Geçitleri

Değil (Inverter) Geçidi İnverter geçidi oolean NOT işlemini yapar. Giriş YÜKSEK olduğunda çıkışını DÜŞÜK, giriş DÜŞÜK olduğunda çıkışı YÜKSEK yapar. Input Output LOW (0) HIGH () HIGH () LOW(0) NOT işlemi (tümleme) çıkışın tepesine kesme veya yatay çizgi çizilerek belirtilir. NOT işleminin oolean gösterimi = veya =

Değil (Inverter) Geçidi Örnek dalga şekli: ir gurup inverter girişine uygulanan ikilik sayının e tümleyenini alır. İkili sayı 0 0 0 0 0 0 0 0 e tümleyeni

VE (ND) Geçidi ND geçidi tüm girişleri YÜKSEK olursa çıkışını YÜKSEK, girişlerden birisi DÜŞÜK olması durumunda ise çıkışını DÜŞÜK yapar. 0 0 0 0 ND işlemi iki giriş terimi arasına nokta konarak gösterilir. Çoğunlukla nokta kullanılmadan giriş terimleri yan yana yazılabilir. =. veya = Girişler Çıkış 0 0 0 &

VE Geçidi & Örnek dalga şekli: ND işlemi sayısal elektronikte seçimli maskeleme işlemi için kullanılır. Eğer belirli bitleri koruyarak istenilen bitleri sıfır yapmak istiyorsak korumak istediğimiz bitleri ile, sıfırlamak istediğimiz bitleri 0 ile maskeleriz. Eğer 0000 sayısı 0000 maskeleme sayısı ile VE lendinirse sonuç ne olur? 000000

VE Geçidi Şekildeki devrede kelime üretecinin ürettiği giriş dalga şekli logic analizörde gösterilmiştir. u girişlere göre lojik analizörün birinci kanalına bağlı VE geçidinin çıkışını belirleyin Çıkış sadece tüm girişler YÜKSEK olduğunda YÜKSEK olacaktır.

VEY (OR) Geçidi OR geçidi tüm girişleri DÜŞÜK olursa çıkışını DÜŞÜK, girişlerden birisi YÜKSEK olması durumunda ise çıkışını YÜKSEK yapar. OR işlemi giriş terimleri arasına (+) işareti kullanılarak gösterilir. = + 0 0 0 0 Girişler Çıkış 0

VEY Geçidi Örnek dalga şekli: OR işlemi sayısal elektronikte istenilen bitleri yapmak için kullanılır. SCII karakterlerin ikili kodlarının beşinci bitleri küçük harfler için büyük harf için 0 dır. (it numaralandırma sağdan sola doğru 0 dan başlayarak yapılır.) SCII harfler 0000000 sayısı ile VEY lanırsa sonuç ne olur? Tüm SCII karakterler küçük harf olur.

VEY Geçidi Şekildeki devrede kelime üretecinin ürettiği giriş dalga şekli logic analizörde gösterilmiştir. u girişlere göre lojik analizörün birinci kanalına bağlı VEY geçidinin çıkışını belirleyin Girişlerden birisi YÜKSEK olduğunda çıkış YÜKSEK aksi durumlarda DÜŞÜK olur.

VED (NND) Geçidi NND geçidi tüm girişleri YÜKSEK, olursa çıkışını DÜŞÜK, aksi durumlarda ise çıkışını YÜKSEK yapar. 0 0 0 0 NND işlemi giriş terimleri arasına nokta ve tüm girişlerin üzerine çizgi çizilerek gösterilir. =. (lternatif olarak nokta kullanılmazsa = & Girişler Çıkış 0

VED (NND) Geçidi & Örnek dalga şekli: NND geçidi universal geçittir yaygın şekilde kullanılır, diğer tüm geçitlerin yaptığı işlemi sadece NND geçidi kullanarak yapabiliriz. 2- girişli NND geçidinden inverter geçidi elde edn bağlantıyı yapın.

VED (NND) Geçidi Şekildeki devrede kelime üretecinin ürettiği giriş dalga şekli osilaskopta gösterilmiştir. u girişlere göre osilaskobun D kanalına bağlı VED geçidinin çıkışını belirleyin Tüm girişler YÜKSEK olduğunda çıkış DÜŞÜK, diğer durumlarda Yüksek olacaktır. Inputs

VEYD (NOR) Geçidi NOR geçidi tüm girişleri DÜŞÜK, olursa çıkışını YÜKSEK, aksi durumlarda ise çıkışını DÜŞÜK yapar 0 0 0 0 NOR işlemi giriş terimleri arasına + ve tüm girişlerin üzerine çizgi çizilerek gösterilir operation is written = +. Girişler Çıkış 0 0 0

VEYD (NOR) Geçidi Örnek dalga şekli: NOR işlemi girişlerden herhangi biri yüksek olduğunda çıkışı DÜŞÜK yapar, aksi durumda çıkışı YÜKSEK yapar. Devre çıkışındaki LED hangi giriş durumunda yanar? Dört girişten herhangibiri YÜKSEK olduğunda LED yanar. C D +5.0 V 330 W

ÖZEL VEY (OR) Geçidi = OR geçidi girişler farklı ise çıkışını YÜKSEK, aynı ise DÜŞÜK yapar. u nedenle ZIT geçit adı da verilir. Girişler Çıkış 0 0 0 0 0 0 OR işlemi + işareti ile gösterilir veya çıkış fonksiyonu VE ve VEY işlemleri kullanılarak ifade edilebilir. = + veya = +.

ÖZEL VEY (OR) Geçidi = Örnek dalga şekli: OR geçidi girişler zıt olduğunda çıkışını YÜKSEK yapar. Yukarıdaki dalga şeklinde ve dalgaları terslenirse çıkış dalga şekli nasıl etkilenir? Çıkışta değişim olmaz.

ÖZEL VEYD (NOR) Geçidi = The NOR gate produces a HIGH output only when both inputs are at the same logic level. The truth table is Girişler Çıkış 0 0 0 0 0 0

ÖZEL VEYD (NOR) Geçidi = Örnek dalga şekli: NOR geçidi girişler aynı olduğunda çıkışını YÜKSEK yapar. Eğer dalgası tümlenir (terslenirse) fakat aynı kalırsa çıkış dalga şekli nasıl etkilenir? Çıkış dalga şeklide tümlenir (terslenir).

TTL VE CMOS Lojik ileleri TTL ve CMOS olmak üzere iki yaygın kullanılan mantık ailesi vardır. u iki ailenin birleşimi olan teknoloji ise icmos olarak adlandırılır. 0.740 0.770 in. 4 3 2 0 9 8 0.335 0.334 in. 4 3 2 0 9 8 0.250 ± 0.00 in. 0.228 0.244 in. 2 3 4 5 6 7 Pin no. identifiers 4 Lead no. identifier 2 3 4 5 6 7 4 DIP kılıf SOIC kılıf

Sıkça kullanılan mantık geçitleri. 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND '00 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND '04 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND '08 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND ' 02 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND '0 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND ' 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND '20 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND '2 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND '27 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND '32 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND '86 4 8 7 9 6 0 5 4 2 3 3 2 V CC GND '30 TTL VE CMOS Lojik ileleri

TTL VE CMOS Lojik ileleri Mantık simgeleri ve bacak numaraları. () (2) (4) (5) (9) (0) (2) (3) V CC (4) (3) (6) (8) () () & (3) (2) (4) (6) (5) (9) (0) (8) (2) (3) () (7) GND

Programlanabilir Mantık Elemanları Programlanabilir mantık elemanları (Programmable Logic Device) (PLD) istediğimiz mantık fonksiyonunu gerçeklemek üzere programlanarak bağlantı yapmamıza izin verir. ir çok PLD teknolojisi geliştirilmiştir, birden fazla programlanabilir. SRM cell SRM cell SRM cell SRM cell SRM cell SRM cell SRM cell SRM cell =

Programlanabilir Mantık Elemanları PLD le bilgisayar kullanılarak yazılan programlar ile programlanabilir. u programlar şekil tabanlı veya kod tabanlı olabilir. u programlara Hardware Description Language (HDL) adı verilir. En yaygın kullanılan verilog firmasının programı VHDL dir. Kod tabanlı program örneği bir sonraki sayfada verilmiştir. u örnekte önce girişler ve çıkışlar tanımlanmıştır. İkinci kısımda ise gerçekleştirelecek fonksiyon tanımlanmıştır.

Programlanabilir Mantık Elemanları entity NandGate is port(, : in bit; LED: out bit); end entity NandGate; architecture Gateehavior of NandGate is signal, : bit; begin <= nand ; LED <= ; end architecture Gateehavior;

Veri Yaprakları Veri yaprakları (Data sheets) tümdevrelerin üretici tarafından verilen çalışma şartları ve özellikleri hakkında bilgi içerir. 74HC00 Tümdevresinin verileri gösterilmiştir. V CC MIMUM RTINGS Symbol Parameter Value Unit DC Supply Voltage (Referenced to GND) 0.5 to + 7.0 V V V in DC Input Voltage (Referenced to GND) 0.5 to V CC +0.5 V V V out DC Output Voltage (Referenced to GND) 0.5 to V CC +0.5 V V I in DC Input Current, per pin ± 20 m DC Output Current, per pin ± 25 m I CC DC Supply Current, V CC and GND pins ± 50 m P D Power Dissipation in Still ir, Plastic or Ceramic DIP 750 mw T stg SOIC Package TSSOP Package Storage Temperature 500 450 65 to + 50 C T L Lead Temperature, mm from Case for 0 Seconds C Plastic DIP, SOIC, or TSSOP Package 260 Ceramic DIP 300 Floyd, Digital Fundamentals, 0 th ed 2009 Pearson Education, Upper Saddle River, NJ 07458. ll Rights Reserved

TTL 74 Serisi Tümdevre Özellikleri Çıkış Gücü (Fan Out) Fan out (HIGH) = I OH (max) / I IH (max) 7400: 400u/40u = 0 Fan out (LOW) = I OL (max) / I IL (max) 7400: 6m/.6m = 0

Propagasyon Gecikmesi Geçitlere giren işaretin çıkışı oluşturması sırasında geçen süreye propagasyon gecikmesi denir.

Mantık ileleri Part Number Logic Family 74LS00 Low-power Schottky TTL 74LS00 dvanced low-power Schottky TTL 74F00 FST TTL 74HC00 High-speed CMOS 74HCT00 High-speed CMOS (TTL-compatible inputs) 74LV00 Low-voltage CMOS 74T00 dvanced icmos (TTL/CMOS hybrid)

SMD KILIFLR

Terimler Inverter Truth table Timing diagram oolean algebra ND gate Girişinin değilini alarak çıkışa aktaran mantık geçidi. Mantık devresinin girişlerini ve karşılık gelen çıkışlarını gösteren çizelge. Mantık devresinin işaretlerinin zamanlamasını gösteren dalga şekli. Mantık devrelerinin matematiğine verilen isim. Tüm girişleri YÜKSEK olduğunda çıkışını YÜKSEK, diğer durumlarda DÜŞÜK yapan mantık geçidi.

OR gate NND gate NOR gate Exclusive-OR gate Exclusive-NOR gate Tüm girişleri DÜŞÜK olduğunda çıkışını DÜŞÜK, diğer durumlarda YÜKSEK yapan mantık geçidi. Tüm girişleri YÜKSEK olduğunda çıkışını DÜŞÜK, diğer durumlarda YÜKSEK yapan mantık geçidi. Tüm girişleri DÜŞÜK olduğunda çıkışını YÜKSEK, diğer durumlarda DÜŞÜK yapan mantık geçidi. Girişleri farklı olduğunda çıkışını YÜKSEK, aynı olduğunda DÜŞÜK yapan mantık geçidi. Girişleri farklı olduğunda çıkışını DÜŞÜK, aynı olduğunda YÜKSEK yapan mantık geçidi.