ELK 204 Mantık Devreleri Laboratuvarı Deney Kitapçığı

Ebat: px
Şu sayfadan göstermeyi başlat:

Download "ELK 204 Mantık Devreleri Laboratuvarı Deney Kitapçığı"

Transkript

1 T.C. Maltepe Üniversitesi Mühendislik ve Doğa Bilimleri Fakültesi Elektrik-Elektronik Mühendisliği Bölümü ELK 204 Mantık Devreleri Laboratuvarı Deney Kitapçığı Dersin Sorumlusu Yrd. Doç. Dr. Zehra Çekmen Düzenleyen Arş. Gör. Erdoğan Aydın 2015 i

2 İÇİNDEKİLER I. GENEL BİLGİLER VE KURALLAR 1. Laboratuvar Kuralları 2. Deney Ön Çalışmasının Hazırlama Kuralları 3. Laboratuvar Çalışmalarının Değerlendirilmesi 4. Laboratuvar Notunun Ders Başarı Notuna Etkisi II. DENEYLER DENEY 1: Boole Cebri ve Lojik Kapılar DENEY 2: VeDeğil (NAND), VeyaDeğil (NOR) Evrensel Kapıların Gerçeklenmesi DENEY 3: Toplayıcılar, Çıkarıcılar ve Kod Dönüştürme DENEY 4: Kod Çözücüler (Decoders) ve Kodlayıcılar (Encoders) DENEY 5: Veri Seçici (MUX) ve Tekilleyici (DEMUX) Devreler DENEY 6: Flip Flop Uygulamaları DENEY 7: JK FF, T FF, Ana-Uydu FF lar ve Asenkron Sayıcılar DENEY 8: Senkron FF Uygulamaları ii

3 I. GENEL BİLGİLER VE UYULACAK KURALLAR 1. Laboratuvarda Uyulacak Kurallar 1.1 Laboratuvarlara giriş ve çıkışlar program saatine uygun olarak yapılır. Deneye 15 dakika ve daha geç gelen öğrenciler laboratuvara alınmaz. 1.2 Laboratuvara gelmeden önce öğrencilerin, o gün yapacakları deneye ait deney föyünü dikkatle okumaları, deneyle ilgili teorik bilgileri çeşitli kaynaklardan öğrenmiş olmaları ve ayrıca deneye ait ön çalışma kesinlikle yapılmalıdır. Ön çalışmayı yapmadan gelen öğrenci kesinlikle deneye alınmayacaktır. 1.3 Deneylerden önce yapılacak kısa yazılı sınavlar, laboratuvara gelmeden hazırlanan teorik ön çalışma, laboratuvar çalışması (performans) ve dönem sonunda yapılacak olan laboratuvar sınavı öğrencinin laboratuvar başarı notunu belirleyecektir. 1.4 Öğrenciler, derslerin kuramsal, uygulama, laboratuar çalışmalarının toplamının %80 ine katılmak zorundadır. Mantık Devreleri dersinin uygulama saatlerinde yapılması planlanan 8 deneyin en çok 3 üne katılmayan öğrencilere son hafta bir deneyi telâfi etme hakkı verilir. Telâfi ettikleri deney dışında en çok 2 deneye katılamamış olan öğrencilerin katılmadıkları deney notları sıfır olarak değerlendirilir. İkiden fazla deneye ve telafi deneyine katılmayan öğrenciler için laboratuvar notunun ders başarı notuna katkısı sıfır olarak değerlendirilir. 1.5 Deneylerde kullanılan aletler, kablolar ve gerekli deney düzeneği deney masası üzerinde bulunacaktır. Ancak gerekli görüldüğü hallerde diğer malzemeler laboratuvar sorumlusundan istenebilir. 1.6 Deney devreleri mümkün olduğu kadar kısa bağlantılarla ve derli toplu kurulmalıdır. Kurulan devre, laboratuvar sorumlusu tarafından kontrol edilmeden devreye kesinlikle gerilim uygulanmamalıdır. 1.7 Ön çalışmada yer alan her soru için teorik olarak tasarlanan devre, deney sırasında hazırlandıktan ve çalışır hale getirildikten sonra laboratuvar sorumlusundan onay (paraf) alınır ve daha sonra bir sonraki devreye geçilir. Paraf alınmayan devre kurulmamış sayılır. 1.8 Deney bitiminde aygıtlar, gereçler, kablolar ve malzemeler düzenli bir şekilde deney masası üzerinde bırakılmalıdır. 1.9 Laboratuvarda dolaşmak, diğer grupların çalışmalarını engellemek ve yüksek sesle konuşmak kurallara aykırıdır. Herhangi bir nedenle laboratuvardan çıkmak isteyen öğrencilerin laboratuvar sorumlusundan izin almaları gerekir Öğrencilerin elektrik çarpmalarına uğramamaları, ölçü aletlerinin ve devre elemanlarının zarar görmemeleri için deney sırasında kurallara uymaları, dikkatli olmaları ve her hangi bir kaza durumunda laboratuvar sorumlusuna gecikmeden durumu bildirmeleri gerekir. 2. Deney Ön Çalışmasının Hazırlanmasında Uyulacak Kurallar 2.1 Deney önçalışması aşağıdaki kısımlardan oluşur: (1) Deney Önçalışma Kapağı: Deney ve deney grubu hakkında bazı bilgilerin yer aldığı bu kapak sayfası, hazırlanarak deney önçalışmasının başına eklenir. (2) Deneyin Amacı: Deneyin yapılmasındaki ana amaç önçalışmanın başında kısaca tanımlanır. (3) Deney sorularının Teorik Çözülmesi: Deney föyünde yer alan her soru teorik olarak çözülmeli ve gerekli lojik devre elemanları kullanrak tasarlanmalıdır. 2.2 Ön çalışma, yukarıda açıklandığı gibi kapak hariç 2 bölüm altında düzenlenir. Yazılar mürekkepli veya tükenmez kalem ile yazılır. Bilgisayar çıktısı olarak hazırlanmış deney önçalışmaları kabul edilmez. iii

4 2.3 Ön çalışmanın değerlendirilmesinde çalışma düzeni de göz önünde bulundurulacaktır. 2.4 Önçalışmalar, hazırlayan öğrencinin şahsi ürünü olmalıdır. Her öğrencinin kendine özgü ön çalışma hazırlaması zorunludur. 2.5 Deneye gelmeden önce, hazırlanan ön çalışmanın birer fotokopisi çekilmelidir. Ön çalışmanın orjinali zımbalanarak deney başlamadan önce deney sorumlusuna teslim edilmelidir. Deney fotokopi üzerinden yapılacaktır. 3. Laboratuvar Çalışmalarının Değerlendirilmesi Öğrenciler laboratuvara gelirken ön çalışma yapması zorunludur. Deneylerden önce kısa yazılı sınavlar (quiz ler) yapılacaktır. Tüm deneyler bittikten sonra laboratuvar sınavı yapılacaktır. Laboratuvar sınavının içeriği deneyde ele alınan ön çalışmaların benzeri sorulardan oluşacaktır. Laboratuvar sınavında gerçekleştirilen her devre için onay alınması zorunlur. Onay alınmayan sorular geçersiz sayılır. Laboratuvar çalışmasının değerlendirilmesi aşaşıdaki gibi olacaktır: Quizler : %20 Performans : %15 Lab sınavı + Ön çalışma : % Laboratuvar Notunun Başarı Notuna Etkisi Laboratuvar notunun başarı notuna etkisi %20 dir. iv

5 DENEY 1: Boole Cebri ve Lojik Kapılar Sayfa 1 / 18

6 ELK 204 MANTIK DEVRELERİ Deney Kılavuzu Deney No. : 1 Deney Adı : Boole Cebri ve Lojik Kapılar Deneyin Hedefleri : 1. Kullanılan mantık kapılarının ticari şekli olan entegre devrelerle ilişkisini kavraması, 2. Mantık kapısı entegrelerinin elektriksel olarak çalıştırılması, giriş ve çıkış mantık seviyelerinin okunması. 3. Mantık kapılarının kendi başlarına ve başka kapılarla ortaklaşa oluşturduğu devrelerin doğruluk tablolarını deneysel olarak gözlemlemesi. 4. Boole cebrinin kavranması ve indirgenmiş boole fonksiyonlarıyla devreleri gerçekleme. Deneyin Temelleri : Ön Çalışma 1. Derste tanımlanan temel mantık kapılarının bilinmesi, 2. Ekte verilen entegre devre iç şemalarının ve bacak bağlantılarının anlaşılmış olması, 3. Deney amaçlarının anlaşılmış olması. Deneylerde kullanılacak devrelerin laboratuvara gelmeden önce incelenmesi ve tasarlanması gerekmektedir. Yapılacak Deneyler 1. Dersin ftp sayfasında verilen entegre devre kataloglarını inceleyin. Her entegrenin sahip olduğu mantık kapılarının özelliklerini tanımlayın. Entegre devrelerin elektriksel beslemesinin ne şekilde gerçekleştirileceğini belirleyin (Board da kullanılan entegreler: SN7400, SN7402, SN74O8, SN7432, SN7486). 2. A+A B=A teoreminin dualine ilişkin lojik devreyi kurunuz. Doğruluk tablosunun elde ederek teoremin doğru olduğunu gösteriniz. 3. F=X+Y Z fonksiyonunun De Morgan teoremi kullanarak elde ettiğiniz tümleyenine (F') ilişkin lojik devresini kurarak doğruluk tablosunu elde ediniz. Bu tabloyu F fonksiyonun tablosuyla karşılaştırarak doğruluğunu sınayınız ve lojik kapılarla gerçekleyiniz. 4. Mantık şeması yanda verilen devreyi kurun doğruluk tablosunu deneysel olarak çıkartın. Çıkarttığınız doğruluk tablosunun 0(sıfır) lara göre sadeleştirilmesini yapınız. Bu yeni devreyi kurarak doğruluk tablosunu sağladığını gösteriniz. x y z 1 1C2A 2 74ALS08N 1C2B ALS08N 3 p 6 q 1C3A s 74LS32N Sayfa 2 / 18

7 5. Doğruluk tablosu yanda verilen devreyi tasarlayıp devresini kurun. Giriş çıkış işaretlerinin doğruluk tablosunu gerçeklediğini gösterin. A B C X Y Çıkışı gösteren LED'ler Lojik 1 ve lojik 0 giriş anahtarları Açma kapama düğmesi Lojik kapı entegreleri Lojik kapı çıkışları Lojik kapı girişleri Şekil 1 TEKO Dijital Elektronik Eğitim Seti ve BL-3001 Lojik Kapılar, Entegreler ve Temel FF Devreleri Modülü Sayfa 3 / 18

8 DENEY 2: VeDeğil (NAND), VeyaDeğil (NOR) Evrensel Kapıların Gerçeklenmesi Sayfa 4 / 18

9 ELK 204 MANTIK DEVRELERİ Deney Kılavuzu Deney No. : 2 Deney Adı : VeDeğil (NAND), VeyaDeğil (NOR) Evrensel Kapıların Gerçeklenmesi Deneyin Hedefleri : Deneyin Temelleri : 1. Kombinasyonel devre kavramın pekiştirmek, 2. Tasarımcının tasarım ve uygulama becerisini arttırmaktır. 1. Tanımlanan evrensel mantık kapılarının bilinmesi, 2. Boole fonksiyonlarını indirgeme ve evrensel kapılarla gerçekleme, 3. Deney amaçlarının anlaşılmış olması. Ön Bilgiler Deneylerde kullanılacak devrelerin laboratuara gelmeden önce incelenmesi ve tasarlanması gerekmektedir. Yapılacak Deneyler 1. F=A B+C A+B C fonksiyonunu yalnız iki girişli VEDEĞİL kapıları kullanacak şekilde sadeleştirin, devresini kurun ve doğruluk tablosunu gerçeklediğini gösterin. 2. Minterimleri F( A, B,)(0,2,4,5,6) C olan fonksiyonu yalnız iki girişli VEYADEĞİL kapıları kullanacak şekilde sadeleştirin, devresini kurun ve doğruluk tablosunu gerçeklediğini gösterin ve 2. sorularda verilen boole fonksiyonlarını cebirsel olarak ve karnough diyagramı kullanarak indirgeyiniz ve gerçekleyiniz. Verilen boole fonksiyonu ile indirgenmiş fonksiyonun aynı doğruluk tablosunu sağladığını gösterin. 4. Aşağıda lojik kapılar ile gerçeklenen boole fonksiyonunu indirgeyiniz. Ayrıca indirgenmiş fonksiyonu VEDEĞİL ve VEYADEĞİL kapılarıyla gerçekleyiniz. 5. Bir okul yemekhanesinde öğle yemeklerinin 1000 Kalori değerinden az olmaması istemektedir. A, B, C ve D türlerinden oluşan yemeğin kalorileri sırasıyla 150,500, 800 ve 1100 kaloridir. (Örn A- başlangıç, örn çorba; B- Yardımcı yemek, örn. Pilav; C- Ana Yemek, örn. Biftek; D- yemek sonu, örn. Tatlı). Buna göre yemekte verilen gıdaların toplamı 1000 Kalori değerinden az olduğunda "lojik 1" çıkışı veren devreyi sadece NAND kapıları ile tasarlayınız ve devreyi gerçekleyiniz. Sayfa 5 / 18

10 DENEY 3: Toplayıcılar, Çıkarıcılar ve Kod Dönüştürme Sayfa 6 / 18

11 ELK 204 MANTIK DEVRELERİ Deney Kılavuzu Deney No. : 3 Deney Adı : Toplayıcılar, Çıkarıcılar ve Kod Dönüştürme Deneyin Hedefleri : Deneyin Temelleri : 1. Kombinasyonel devre kavramın pekiştirmek, 2. Tasarımcının tasarım ve uygulama becerisini arttırmaktır. 1. Tanımlanan temel mantık kapılarının bilinmesi, 2. Yarı ve tam toplayıcı ve çıkarıcıların ve kod dönüştürmenin bilinmesi 3. Deney amaçlarının anlaşılmış olması. Ön Bilgiler Deneylerde kullanılacak devrelerin laboratuara gelmeden önce incelenmesi ve tasarlanması gerekmektedir. Yapılacak Deneyler 1. Birer bitlik iki sayı için bir yarım toplayıcı devre kurunuz. Doğruluk tablosuyla karşılaştırın. Aynı devreyi bir tam toplayıcı devre haline getirerek kurun. Doğruluk tablosuyla karşılaştırınız. 2. Birer bitlik iki sayı için bir yarım çıkarıcı devre kurunuz. Doğruluk tablosuyla karşılaştırın. Aynı devreyi bir tam çıkarıcı devre haline getirerek kurun. Doğruluk tablosuyla karşılaştırınız. 3. F=x+y-z boole fonsiyonunun doğruluk tablosunu yazınız ve devreyi gerçekleyiniz lu sayı sisteminde verilen rakamların 2 li sayı sisteminde karşılıklarını veren bir devre tasarlayın. Devreyi kurarak anahtarlardan vereceğiniz girişlere karşılık LED lerden elde edeceğiniz sonuçların doğruluğunu gözleyin li sayı sisteminde verilen 4 bitlik sayı kombinasyonlarının 10 lu sayı sisteminde her bir rakama karşı bir LED yanacak şekilde bir devre tasarlayın. Devreyi kurarak anahtarlardan gireceğiniz kombinasyonlara karşılık LED lerden elde edeceğiniz değerleri karşılaştırınız. 6. Birer bitlik iki sayının karşılaştırması ve büyük, eşit, küçük değerlerinin gösterilmesi için bir devre tasarlayın ve devresini çalıştırınız. 7. Bir BCD hanesinin 9 a tümleyenini üreten kombinasyonel devreyi tasarlayınız ve lojik diyagramını çiziniz (Sadeleştirmede Karnough diyagramından ve etkisiz (don t care) minterimlerden yararlanın). Sayfa 7 / 18

12 DENEY 4: Kod Çözücüler (Decoders) ve Kodlayıcılar (Encoders) Sayfa 8 / 18

13 ELK 204 MANTIK DEVRELERİ Deney Kılavuzu Deney No. : 4 Deney Adı : Kod Çözücüler (Decoders) ve Kodlayıcılar (Encoders) Deneyin Hedefleri : 1. Kombinasyonel devre kavramın pekiştirmek, 2. Tasarımcının tasarım ve uygulama becerisini arttırmaktır. Deneyin Temelleri : Ön Bilgiler 1. Tanımlanan temel mantık kapılarının bilinmesi, 2. Kod çözücü ve kodlayıcılarının mantığının bilinmesi bilinmesi 3. Deney amaçlarının anlaşılmış olması. Deneylerde kullanılacak devrelerin laboratuara gelmeden önce incelenmesi ve tasarlanması gerekmektedir. Yapılacak Deneyler 2. Aşağıda verilen lojik fonksiyonu bir adet 3:8 kod çözücü ve VEYA kapılarıyla tasarlayarak çiziniz. F 1 (A, B, C)=A' B' C'+A B 3. Sekizliden ikiliye kodlayıcının doğruluk tablosunu ve lojik diyagramını gösteriniz. Devreyi gerçekleyerek gösteriniz. Sayfa 9 / 18

14 DENEY 5: Veri Seçici (MUX) ve Tekilleyici (DEMUX) Devreler Sayfa 10 / 18

15 ELK 204 MANTIK DEVRELERİ Deney Kılavuzu Deney no. : 5 Deney adı : Veri Seçici (MUX) ve Tekilleyici (DEMUX) Devreler Deneyin hedefleri : Mantık devreleriyle gerçekleştirilen izin ( enable) devrelerinin kurulması ve çalıştırılmasının anlaşılması Deneyin temelleri : 1. MUX kavramını anlamış olmak 2. DEMUX devrelerini anlamış olmak 3. MUX ve DEMUX arasında eş zamanlama ( synchronization) kavramını anlamış olmak Ön bilgiler Deneylerde kullanılacak devrelerin laboratuara gelmeden önce incelenmesi ve tasarlanması gerekmektedir. Yapılacak deneyler 1. Bir boya fabrikasında ara ve ana renkleri kullanarak herhangi bir çerçeveyi yukarıdan aşağıya istenilen renkte boyayabilen bir robot kolunun tasarlanması isteniliyor. Bu fabrikada sadece ana renk mevcuttur. Ana renklerden ara renklerinin üretimi şekil-1 deki gibi olmaktadır. (Lojik 1; robot kolu tarafından boyanın kullanılması, Lojik 0; robot kolu tarafından o boyanın kullanılmamasıdır. ) a) Robot kolunun olası tüm ara renkleri tasarlaması için gerekli lojik devrenin doğruluk tablosunu oluşturunuz. Oluşturduğunuz bu devreyi lojik kapılarla gerçekleyiniz. b) Robot kolundan istenilen sıradaki boyalarla boya yapması istemektedir. (1. sırada yeşil 2. turuncu, 3. kırmızı, 4. mor, 5. Mavi, 6. Siyah ve 7. Sarı). Bu boyamayı istenilen sırada gerçekleştiren devreyi bir adet 8x1 MUX kullanarak gerçekleyiniz. c) şıkkındaki devreyi 2 tane 4x1 MUX ve 1 tane de 2x1 MUX kullanarak tekrarlayınız. ŞEKİL-1 ŞEKİL-2 2. Şekil-2 deki şekilde 8 1 bir veri seçici verilmiştir. ABC uçları (S2S1S0) seçme uçlarıdır. F fonksiyounu gerçekleyerek doğruluk tablosunu oluşturunuz ve F fonksiyonunun indirgenmiş halini bulunuz. Sayfa 11 / 18

16 lik MUX ve 1 2 lik bir DEMUX devresi tasarlayarak kurun. Her iki devreyi birbiriyle ilişkilendirin. Her iki devrenin izin girişlerini bağımsız olarak değiştirerek anahtarlama kombinasyonlarını gözleyin. MUX ve DEMUX un izin girişlerini birbirine bağlayarak eşzamanlamayı sağlayın. Her iki devrenin aynı zamanda aynı kanalları anahtarladığını gözleyin. Devrenin izin girişini bir LED göstergeye uygulayarak izin girişinin hangi değerde olduğunu görerek izleyebilirsiniz. 4. İki adet 8 1 ve bir adet 2 1 veri seçici (MUX) kullanarak bir 16 1 veri seçici gerçekleştiriniz. a) Veri seçicileri blok diyagram olarak gösteriniz. b) Seçme girişlerine (S3, S2, S1, S0) karşı Y çıkışını gösteren fonksiyon tablosunu elde ediniz. 5. Bir 8 1 veri seçicinin (multiplexer) S2, S1 ve S0 seçme girişlerine sırayla A, B ve C girişleri bağlı olsun. I0 dan I7 ye kadar olan veri girişleri I1 = I2 = I7 = 0; I3 = I5 = 1; I0 = I4 = D ve I6 = D' dür. Doğruluk tablosunu çiziniz. Veri seçicide gerçekleştirilecek Boole fonksiyonunu oluşturan minterimleri belirtiniz ve fonksiyonu F(A,B,C,D) = Σ (...) biçiminde ifade ediniz ve gerçekleyiniz. Sayfa 12 / 18

17 DENEY 6: Flip Flop Uygulamaları Sayfa 13 / 18

18 ELK 204 MANTIK DEVRELERİ Deney Kılavuzu Deney No. : 6 Deney Adı : Flip Flop Uygulamaları Deneyin Hedefleri : Kilit devrelerinin çalışma mantığının anlaşılması Deneyin Temelleri : 1. Kilit devrelerinin kurulması ve çalışmasının bilinmesi 2. İzin (enable) mantığının bilinmesi Ön Bilgiler Deneylerde kullanılacak devrelerin laboratuara gelmeden önce incelenmesi ve tasarlanması gerekmektedir. Yapılacak Deneyler 1. NOR kapıları kullanarak bir kilit (tutucu: latch) devresi kurun. Devrenin çalışmasını gözleyerek doğruluk tablosunu oluşturun. 2. Kurduğunuz devreye bir tetikleme (saat) girişi devresi ekleyin. Saat girişine deney setinizin sağ üst tarafında yer alan PALS (pulse) butondan bir işaret girişi sağlayın; etkisini inceleyin. 3. Kurduğunuz devreyi D FF haline dönüştürerek doğruluk tablosunu sağladığını gösterin. 4. Bir JK FF kurarak kurduğunuz devreyi T FF haline dönüştürünüz ve doğruluk tablolsunu, karekteristik tablosunu, blok ve lojik diyagramlarını çiziniz. 5. Bir XY Flip-Flop unun VEDEGİL kapılarıyla gerçekleştirilmesi aşağıdaki şekilde verilmiştir. Buna göre, XY Flip-Flop unun verilen karakteristik tablosunu yazınız, en az iki XY değeri için Q(t+1) i nasıl bulduğunuzu anlatarak yazınız. Eğer belirsiz durumlar var ise sebebini belirterek tabloya ekleyiniz ve deneyde gerçekleyiniz. Karakteristik tablodan yararlanarak bu XY Flip-Flop unun hangi çeşit Flip-Flop olduğunu belirtiniz. Sayfa 14 / 18

19 DENEY 7: JK FF, T FF, Ana-Uydu FF lar ve Asenkron Sayıcılar Sayfa 15 / 18

20 ELK 204 MANTIK DEVRELERİ Deney Kılavuzu Deney No. : 7 Deney Adı : JK FF, T FF, Ana-Uydu FF lar ve Asenkron Sayıcılar Deneyin Hedefleri : Kilit devrelerinin çalışma mantığının anlaşılması Deneyin Temelleri : 1. Kilit devrelerinin kurulması ve çalışmasının bilinmesi 2. İzin (enable) mantığının bilinmesi Ön Bilgiler Deneylerde kullanılacak devrelerin laboratuara gelmeden önce incelenmesi ve tasarlanması gerekmektedir. Yapılacak Deneyler 1. JK flip-flop un grafik semboünü çizin ve karakteristik tablosunu yazın. Laboratuda, BL3002 modülü üzerindeki JK FF lardan herhangi birisini seçin. J ve K girişlerini anahtarlara, saat girişini PALS (Pulse: Darbe) butonun a bağlayın. FF çıkışlarının değerlerini, Q ve Q' çıkışlarını bağlayacağınız LED lerden gözleyerek JK FF un karakteristik tablosunun doğruluğunu kontrol edin. 2. JK FF un J ve K girişlerini birbirine bağlayarak bit T FF elde edin. T FF un grafik sembolünü çizin ve karakteristik tablosunu yazın. Saat girişinden verilen darbelerle T FF nun çalışmasını gözleyin ve karakteristik tablosunun doğruluğunu kontrol edin. 3. İkinci bir T FF daha kurarak her iki FF devresini ana-uydu (master-slave) mantığına uygun şekilde bağlayın. Çalışmasını gözleyerek değerlendirin. 4. Herhangi bir FF için PR (Preset) ve CLR (Clear) girişlerinin etkisini inceleyin. 5. JK FF larla yapacağınız T FF lardan birisinin Q çıkışını sonrakinin CLK (saat) girişine bağlayın. T girişlerini boşta bırakarak Lojik 1 uygulayın. Sayıcının Q çıkışlarını LED lere bağlayın. İlk FF a dışarıdan vereceğiniz saat darbeleri ile 4 bitlik bir asenkron sayıcı (frekans bölücü) elde edeceksiniz. Çal ışmasını ve saymasını inceleyin. 6. Sayıcının çıkışlarını teşkil eden LED lerden 7SD ( Seven Segment Display) in ABCD girişlerine bağlantı yapın. Bu göstergeden sayılan sayıları gözleyin adımdaki sayacı aşağı sayıcı ( down counter) olacak şekilde değiştirin. Çalışmasını gözleyin den 6 ya kadar olan ( ) sayıları sayacak ve 7 ye erişince tekrar 2 ye dönecek bir asenkron ikili sayıcı (dalga iletimli ikili sayıcı: ripple counter) tasarlayıp kurun. Sayıcının durum diyagramını ve sayıcı çıkışının zamanlama diyagramını çizin; çalışmasını inceleyin dan 4 e kadar olan ( ) sayıları sayacak ve 5 e erişince tekrar 0 a dönecek bir asenkron ikili sayıcı (dalga iletimli ikili sayıcı: ripple counter) tasarlayıp kurun. Sayıcının durum diyagramını ve sayıcı çıkışının zamanlama diyagramını çizin; çalışmasını inceleyin. Sayfa 16 / 18

21 DENEY 8: Senkron FF Uygulamaları Sayfa 17 / 18

22 ELK 204 MANTIK DEVRELERİ Deney Kılavuzu Deney No. : 8 Deney Adı : Senkron FF Uygulamaları Deneyin Hedefleri : Deneyin Temelleri : FF entegrelerini kullanılarak senkron devrelerin incelenmesi 1. FF devrelerinin çalışma mantıklarının bilinmesi 2. Frekans bölücü devrelerin bilinmesi Ön Bilgiler Deneylerde kullanılacak devrelerin laboratuara gelmeden önce incelenmesi ve tasarlanması gerekmektedir. Yapılacak deneyler 1. {... 0,2,4,6, 1,3, 5, 7, 0, 2,... } sırasıyla sayan ikili sayıcıyı (binary counter) senkron sayıcı olarak tasarlayınız. Tasarımınızda durum diyagramını çiziniz ve JK Flip Flop kullanarak devreyi gerçekleyiniz. 2. Aşağıda durum diyagramı verilen devreyi JKFF kullanarak tasarlayın ve gerçekleyiniz tane DFF muz var. İsimleri A ve B olsun. x ve y ile gösterilen iki girişi ve z ile gösterilen bir çıkışı olan ardışıl bir devre aşağıdaki sonraki durum ve çıkış denklemleri ile gösteriliyor. A(t+1)=x'y+xB B(t+1)=x'A+xB z=a a) Devrenin lojik diyagramını çiziniz. b) Durum tablosunu elde ediniz. c) Durum diyagramını elde ediniz ve devreyi gerçekleyiniz. Sayfa 18 / 18

Mantık Devreleri Laboratuarı

Mantık Devreleri Laboratuarı 2013 2014 Mantık Devreleri Laboratuarı Ders Sorumlusu: Prof. Dr. Mehmet AKBABA Laboratuar Sorumlusu: Emrullah SONUÇ İÇİNDEKİLER Deney 1: 'DEĞİL', 'VE', 'VEYA', 'VE DEĞİL', 'VEYA DEĞİL' KAPILARI... 3 1.0.

Detaylı

25. Aşağıdaki çıkarma işlemlerini doğrudan çıkarma yöntemi ile yapınız.

25. Aşağıdaki çıkarma işlemlerini doğrudan çıkarma yöntemi ile yapınız. BÖLÜM. Büyüklüklerin genel özellikleri nelerdir? 2. Analog büyüklük, analog işaret, analog sistem ve analog gösterge terimlerini açıklayınız. 3. Analog sisteme etrafınızdaki veya günlük hayatta kullandığınız

Detaylı

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2

ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2 ELK2016 SAYISAL TASARIM DERSİ LABORATUVARI DENEY NO: 2 DENEYİN ADI: LOJİK FONKSİYONLARIN SADECE TEK TİP KAPILARLA (SADECE NAND (VEDEĞİL), SADECE NOR (VEYADEĞİL)) GERÇEKLENMESİ VE ARİTMETİK İŞLEM DEVRELERİ

Detaylı

İnönü Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü

İnönü Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü İnönü Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü 00223 - Mantık Devreleri Tasarımı Laboratuar Föyleri Numara: Ad Soyad: Arş. Grv. Bilal ŞENOL Devre Kurma Alanı Arş. Grv. Bilal ŞENOL

Detaylı

Teorik Bilgi DENEY 7: ASENKRON VE SENKRON SAYICILAR

Teorik Bilgi DENEY 7: ASENKRON VE SENKRON SAYICILAR DENEY 7: ASENKRON VE SENKRON SAYICILAR Deneyin Amaçları Asenkron ve senkron sayıcı devre yapılarının öğrenilmesi ve deneysel olarak yapılması Deney Malzemeleri 74LS08 Ve Kapı Entegresi (1 Adet) 74LS76

Detaylı

1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek.

1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek. DENEY 7-2 Sayıcılar DENEYİN AMACI 1. Sayıcıların çalışma prensiplerini ve JK flip-floplarla nasıl gerçekleştirileceğini anlamak. 2. Asenkron ve senkron sayıcıları incelemek. GENEL BİLGİLER Sayıcılar, flip-floplar

Detaylı

SAYICILAR. Tetikleme işaretlerinin Sayma yönüne göre Sayma kodlanmasına göre uygulanışına göre. Şekil 52. Sayıcıların Sınıflandırılması

SAYICILAR. Tetikleme işaretlerinin Sayma yönüne göre Sayma kodlanmasına göre uygulanışına göre. Şekil 52. Sayıcıların Sınıflandırılması 25. Sayıcı Devreleri Giriş darbelerine bağlı olarak belirli bir durum dizisini tekrarlayan lojik devreler, sayıcı olarak adlandırılır. Çok değişik alanlarda kullanılan sayıcı devreleri, FF lerin uygun

Detaylı

Bölüm 4 Ardışıl Lojik Devre Deneyleri

Bölüm 4 Ardışıl Lojik Devre Deneyleri Bölüm 4 Ardışıl Lojik Devre Deneyleri DENEY 4-1 Flip-Floplar DENEYİN AMACI 1. Kombinasyonel ve ardışıl lojik devreler arasındaki farkları ve çeşitli bellek birimi uygulamalarını anlamak. 2. Çeşitli flip-flop

Detaylı

EEM122SAYISAL MANTIK SAYICILAR. Elektrik Elektronik Mühendisliği Yrd. Doç. Dr. Hüseyin Sağkol

EEM122SAYISAL MANTIK SAYICILAR. Elektrik Elektronik Mühendisliği Yrd. Doç. Dr. Hüseyin Sağkol EEM122SAYISAL MANTIK BÖLÜM 6: KAYDEDİCİLER VE SAYICILAR Elektrik Elektronik Mühendisliği Yrd. Doç. Dr. Hüseyin Sağkol KAYDEDİCİLER VE SAYICILAR Flip-flopkullanan devreler fonksiyonlarına göre iki guruba

Detaylı

SAYISAL MANTIK LAB. PROJELERİ

SAYISAL MANTIK LAB. PROJELERİ 1. 8 bitlik Okunur Yazılır Bellek (RAM) Her biri ayrı adreslenmiş 8 adet D tipi flip-flop kullanılabilir. RAM'lerde okuma ve yazma işlemleri CS (Chip Select), RD (Read), WR (Write) kontrol sinyalleri ile

Detaylı

DENEY 1a- Kod Çözücü Devreler

DENEY 1a- Kod Çözücü Devreler DENEY 1a- Kod Çözücü Devreler DENEYİN AMACI 1. Kod çözücü devrelerin çalışma prensibini anlamak. GENEL BİLGİLER Kod çözücü, belirli bir ikili sayı yada kelimenin varlığını belirlemek için kullanılan lojik

Detaylı

BİL 264 Mantıksal Devre Tasarımı ELE 263 Sayısal Sistem Tasarımı 2014 2015 Öğretim Yılı Yaz Dönemi 2. Ara Sınav Adı Soyadı Öğrenci Numarası Bölümü

BİL 264 Mantıksal Devre Tasarımı ELE 263 Sayısal Sistem Tasarımı 2014 2015 Öğretim Yılı Yaz Dönemi 2. Ara Sınav Adı Soyadı Öğrenci Numarası Bölümü TOBB Ekonomi ve Teknoloji Üniversitesi Bilgisayar Mühendisliği Bölümü Elektrik Elektronik Mühendisliği Bölümü BİL 264 Mantıksal Devre Tasarımı ELE 263 Sayısal Sistem Tasarımı 2014 2015 Öğretim Yılı Yaz

Detaylı

T.C. BOZOK ÜNİVERSİTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ LOJĐK DEVRELER LABORATUARI DENEY FÖYÜ

T.C. BOZOK ÜNİVERSİTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ LOJĐK DEVRELER LABORATUARI DENEY FÖYÜ T.C. BOZOK ÜNİVERSİTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ LOJĐK DEVRELER LABORATUARI DENEY FÖYÜ Haziran 2009 ĐÇĐNDEKĐLER Deney-1 Temel Kapı Devreleri. 1 1.1 Ön Çalışma. 1 1.2 Deneyin Amacı 1 1.3

Detaylı

SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ

SAYISAL UYGULAMALARI DEVRE. Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ SAYISAL DEVRE UYGULAMALARI Prof. Dr. Hüseyin EKİZ Doç. Dr. Özdemir ÇETİN Arş. Gör. Ziya EKŞİ İÇİNDEKİLER ŞEKİLLER TABLOSU... vi MALZEME LİSTESİ... viii ENTEGRELER... ix 1. Direnç ve Diyotlarla Yapılan

Detaylı

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL ELEKTRONİK LABORATUVAR DENEY RAPORU

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL ELEKTRONİK LABORATUVAR DENEY RAPORU ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL ELEKTRONİK LABORATUVAR DENEY RAPORU DENEY 3: KODLAYICILAR Yrd.Doç. Dr. Ünal KURT Arş. Gör. Ayşe AYDIN YURDUSEV Arş.Gör. Merve ŞEN KURT Öğrenci: Adı Soyadı Grup

Detaylı

KMU MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRELER II LABORATUVARI DENEY 1 TOPLAYICILAR - ÇIKARICILAR

KMU MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRELER II LABORATUVARI DENEY 1 TOPLAYICILAR - ÇIKARICILAR KMU MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRELER II LABORATUVARI DENEY 1 TOPLAYICILAR - ÇIKARICILAR DENEY 1: TOPLAYICILAR- ÇIKARICILAR Deneyin Amaçları Kombinasyonel lojik devrelerden

Detaylı

DENEY 4-1 Kodlayıcı Devreler

DENEY 4-1 Kodlayıcı Devreler DENEY 4-1 Kodlayıcı Devreler DENEYİN AMACI 1. Kodlayıcı devrelerin çalışma prensibini anlamak. GENEL BİLGİLER Kodlayıcı, bir ya da daha fazla girişi alıp, belirli bir çıkış kodu üreten kombinasyonel bir

Detaylı

Bölüm 4 Ardışıl Lojik Devre Deneyleri

Bölüm 4 Ardışıl Lojik Devre Deneyleri Bölüm 4 Ardışıl Lojik Devre Deneyleri DENEY 4-1 Flip-Floplar DENEYİN AMACI 1. Kombinasyonel ve ardışıl lojik devreler arasındaki farkları ve çeşitli bellek birimi uygulamalarını anlamak. 2. Çeşitli flip-flop

Detaylı

Tek kararlı(monostable) multivibratör devresi

Tek kararlı(monostable) multivibratör devresi Tek kararlı(monostable) multivibratör devresi Malzeme listesi: Güç kaynağı: 12V dc Transistör: 2xBC237 LED: 2x5 mm standart led Direnç: 2x330 Ω, 10 K, 100 K Kondansatör: 100μF, 1000μF Şekildeki tek kararlı

Detaylı

1 ELEKTRONİK KAVRAMLAR

1 ELEKTRONİK KAVRAMLAR İÇİNDEKİLER VII İÇİNDEKİLER 1 ELEKTRONİK KAVRAMLAR 1 Giriş 1 Atomun Yapısı, İletkenler ve Yarı İletkenler 2 Atomun Yapısı 2 İletkenler 3 Yarı İletkenler 5 Sayısal Değerler (I/O) 8 Dalga Şekilleri 9 Kare

Detaylı

BLM 221 MANTIK DEVRELERİ

BLM 221 MANTIK DEVRELERİ 8. HAFTA BLM 221 MANTIK DEVRELERİ Prof Dr Mehmet AKBABA mehmetakbaba@karabuk.edu.tr Temel Kavramlar MULTIPLEXERS (VERİ SEÇİCİLER), ÜÇ DURUMLU BUFFERS, DECODERS (KOD ÇÖZÜCÜLER) BELLEK ELEMANLARI 2 8.2.

Detaylı

SAYISAL SİSTEMLER LABORATUVARI DENEYLERİ

SAYISAL SİSTEMLER LABORATUVARI DENEYLERİ SAYISAL SİSTEMLER LABORATUVARI DENEYLERİ Prof. Dr. Avni Morgül İÇİNDEKİLER ÖNSÖZ LABORATUVAR KURALLARI ii iii. Deney: LOJİK KAPILAR 2. Deney: LOJİK KAPILAR İLE TASARIM 6 3. Deney: YARIM VE TAM TOPLAMA

Detaylı

1. DENEY-1: DİYOT UYGULAMALARI

1. DENEY-1: DİYOT UYGULAMALARI . DENEY-: DİYOT UYGULAMALARI Deneyin Amacı: Diyotun devrede kullanımı.. DC ileri/geri Öngerilim Diyot Devreleri: Şekil. deki devreyi kurunuz. Devreye E = +5V DC gerilim uygulayınız. Devrenin çıkış gerilimini

Detaylı

Mantık fonksiyonlarından devre çizimi 6 Çizilmiş bir devrenin mantık fonksiyonunun bulunması

Mantık fonksiyonlarından devre çizimi 6 Çizilmiş bir devrenin mantık fonksiyonunun bulunması DERSİN ADI BÖLÜM PROGRAM DÖNEMİ DERSİN DİLİ DERS KATEGORİSİ ÖN ŞARTLAR SÜRE VE DAĞILIMI KREDİ DERSİN AMACI ÖĞRENME ÇIKTILARI VE YETERLİKLER DERSİN İÇERİĞİ VE DAĞILIMI (MODÜLLER VE HAFTALARA GÖRE DAĞILIMI)

Detaylı

DENEY 6: FLİP-FLOP (BELLEK) DEVRESİ UYGULAMALARI

DENEY 6: FLİP-FLOP (BELLEK) DEVRESİ UYGULAMALARI DENEY 6: FLİP-FLOP (BELLEK) DEVRESİ UYGULAMALARI Deneyin Amaçları Flip-floplara aģina olmak. DeğiĢik tipte Flip-Flop devrelerin gerçekleģtirilmesi ve tetikleme biçimlerini kavramak. ArdıĢık mantık devrelerinin

Detaylı

İSTANBUL TEKNİK ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELERİ LABORATUVARI DENEY RAPORU

İSTANBUL TEKNİK ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELERİ LABORATUVARI DENEY RAPORU İSTANBUL TEKNİK ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELERİ LABORATUVARI DENEY RAPORU DENEYİN ADI : BELLEKLE TASARIM Seri Aritmetik Lojik Birim II (9.2) RAPORU HAZIRLAYAN : BEYCAN KAHRAMAN

Detaylı

LOJİK İFADENİN VE-DEĞİL VEYA VEYA-DEĞİL LOJİK DİYAGRAMLARINA DÖNÜŞTÜRÜLMESİ

LOJİK İFADENİN VE-DEĞİL VEYA VEYA-DEĞİL LOJİK DİYAGRAMLARINA DÖNÜŞTÜRÜLMESİ LOJİK İFADENİN VE-DEĞİL VEYA VEYA-DEĞİL LOJİK DİYAGRAMLARINA DÖNÜŞTÜRÜLMESİ Sayısal tasarımcılar tasarladıkları devrelerde çoğu zaman VE-Değil yada VEYA-Değil kapılarını, VE yada VEYA kapılarından daha

Detaylı

Ders Notlarının Creative Commons lisansı Feza BUZLUCA ya aittir. Lisans: http://creativecommons.org/licenses/by-nc-nd/3.0/

Ders Notlarının Creative Commons lisansı Feza BUZLUCA ya aittir. Lisans: http://creativecommons.org/licenses/by-nc-nd/3.0/ Eşzamanlı (Senkron) Ardışıl Devrelerin Tasarlanması (Design) Bir ardışıl devrenin tasarlanması, çözülecek olan problemin sözle anlatımıyla (senaryo) başlar. Bundan sonra aşağıda açıklanan aşamalardan geçilerek

Detaylı

Şekil 1. 74LS47 entegresi bağlantı şeması

Şekil 1. 74LS47 entegresi bağlantı şeması DENEY 5: ENTEGRELERLE VERİ DAĞITICI ve KOD ÇÖZÜCÜ DEVRELER Deneyin Amaçları 74LS47 7 parçalı display entegresinin yapısını ve kod çözme işlemini öğrenmek ve deneysel olarak doğrulamak. 74LS151 veri seçici

Detaylı

Ders Adı Kodu Yarıyılı T+U Saati Ulusal Kredisi AKTS

Ders Adı Kodu Yarıyılı T+U Saati Ulusal Kredisi AKTS DERS BİLGİLERİ Ders Adı Kodu Yarıyılı T+U Saati Ulusal Kredisi AKTS Sayısal Lojik Tasarımı BIL281 3 5+0 5 6 Ön Koşul Dersleri Yok Dersin Dili Dersin Seviyesi Dersin Türü Türkçe Lisans Zorunlu / Yüz Yüze

Detaylı

DENEY 3-1 Kodlayıcı Devreler

DENEY 3-1 Kodlayıcı Devreler DENEY 3-1 Kodlayıcı Devreler DENEYİN AMACI 1. Kodlayıcı devrelerin çalışma prensibini anlamak. GENEL BİLGİLER Kodlayıcı, bir ya da daha fazla girişi alıp, belirli bir çıkış kodu üreten kombinasyonel bir

Detaylı

TURGUT ÖZAL ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ MANTIK DEVRELERİ LABORATUARI. Deney 5 Flip Flop Devreleri

TURGUT ÖZAL ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ MANTIK DEVRELERİ LABORATUARI. Deney 5 Flip Flop Devreleri TURGUT ÖZAL ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ MANTIK DEVRELERİ LABORATUARI Deney 5 Flip Flop Devreleri Öğrenci Adı & Soyadı: Numarası: 1. Flip Flop Devresi ve VEYADEĞİL

Detaylı

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

Fatih University- Faculty of Engineering- Electric and Electronic Dept. SAYISAL DEVRE TASARIMI EEM Ref. Morris MANO & Michael D. CILETTI SAYISAL TASARIM 5. Baskı Fatih University- Faculty of Engineering- Electric and Electronic Dept. Birleşik Mantık Tanımı X{x, x, x, x n,}}

Detaylı

BİLGİSAYAR MİMARİSİ. İkili Kodlama ve Mantık Devreleri. Özer Çelik Matematik-Bilgisayar Bölümü

BİLGİSAYAR MİMARİSİ. İkili Kodlama ve Mantık Devreleri. Özer Çelik Matematik-Bilgisayar Bölümü BİLGİSAYAR MİMARİSİ İkili Kodlama ve Mantık Devreleri Özer Çelik Matematik-Bilgisayar Bölümü Kodlama Kodlama, iki küme elemanları arasında karşılıklığı kesin olarak belirtilen kurallar bütünüdür diye tanımlanabilir.

Detaylı

DENEY 3a- Yarım Toplayıcı ve Tam Toplayıcı Devresi

DENEY 3a- Yarım Toplayıcı ve Tam Toplayıcı Devresi DENEY 3a- Yarım Toplayıcı ve Tam Toplayıcı Devresi DENEYİN AMACI 1. Aritmetik birimdeki yarım ve tam toplayıcıların karakteristiklerini anlamak. GENEL BİLGİLER Toplama devreleri, Yarım Toplayıcı (YT) ve

Detaylı

BÖLÜM 9 (COUNTERS) SAYICILAR SAYISAL ELEKTRONİK. Bu bölümde aşağıdaki konular anlatılacaktır

BÖLÜM 9 (COUNTERS) SAYICILAR SAYISAL ELEKTRONİK. Bu bölümde aşağıdaki konular anlatılacaktır SYISL ELETRONİ ÖLÜM 9 (OUNTERS) SYIILR u bölümde aşağıdaki konular anlatılacaktır Sayıcılarda Mod kavramı senkron sayıcılar senkron yukarı sayıcı (Up counter) senkron aşağı sayıcı (Down counter) senkron

Detaylı

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi

DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi DENEY FÖYÜ8: Lojik Kapıların Elektriksel Gerçeklenmesi Deneyin Amacı: Temel kapı devrelerinin incelenmesi, deneysel olarak kapıların gerçeklenmesi ve doğruluk tablolarının elde edilmesidir. Deney Malzemeleri:

Detaylı

İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER

İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER DENEY 3 GİRİŞ Bu deneyde kurulacak devreler ile işaretsiz ve işaretli ikili sayılar üzerinde aritmetik işlemler yapılacak; işaret, elde, borç, taşma kavramları incelenecektir.

Detaylı

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ 4 Bitlik İki Sayının Tam Toplayıcı Entegresi ile Toplama Ve Çıkarma İşlemlerinin Yapılması Ve Sonucu Segment Display'de Gösteren Devrenin Tasarlanması Deneyin Amacı:

Detaylı

ARDIŞIL DEVRELER SENKRON ARDIŞIL DEVRELER

ARDIŞIL DEVRELER SENKRON ARDIŞIL DEVRELER ARDIŞIL DEVRELER TANIM: ÇIKIŞLARIN BELİRLİ BİR ANDAKİ DEĞERİ, GİRİŞLERİN YANLIZA O ANKİ DEĞERİNE BAĞLI OLAN DEVRELER KOMBİNASYONEL DEVRELER OLARAK İSİMLENDİRİLİR. ÇIKIŞLARIN BELİRLİ BİR ANDAKİ DEĞERİ,

Detaylı

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ

LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ LOJİK DEVRELER-I IV. HAFTA DENEY FÖYÜ 4 Bitlik İki Sayının Tam Toplayıcı Entegresi ile Toplama Ve Çıkarma İşlemlerinin Yapılması Ve Sonucu Segment Display'de Gösteren Devrenin Tasarlanması Deneyin Amacı:

Detaylı

DENEY 1. 7408 in lojik iç şeması: Sekil 2

DENEY 1. 7408 in lojik iç şeması: Sekil 2 DENEY 1 AMAÇ: VE Kapılarının (AND Gates) çalısma prensibinin kavranması. Çıkıs olarak led kullanılacaktır. Kullanılacak devre elemanları: Anahtarlar (switches), 100 ohm ve 1k lık dirençler, 7408 entegre

Detaylı

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY RAPORU. Deney No: 3 FF Devreleri

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY RAPORU. Deney No: 3 FF Devreleri TEKNOLOJİ FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY RAPORU Deney No: 3 FF Devreleri Yrd. Doç Dr. Ünal KURT Yrd. Doç. Dr. Hatice VURAL Arş. Gör. Ayşe AYDIN YURDUSEV

Detaylı

TEKNOLOJİ FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ EET-206 SAYISAL ELEKTRONİK - II LABORATUVARI

TEKNOLOJİ FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ EET-206 SAYISAL ELEKTRONİK - II LABORATUVARI TEKNOLOJİ FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ EET-206 SAYISAL ELEKTRONİK - II LABORATUVARI DENEY FÖYÜ 1 EET-206 SAYISAL ELEKTRONİK - II LABORATUVARI DENEY NO : 1 DENEYİN ADI : OSİLATÖR DEVRESİ Giriş

Detaylı

T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1

T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1 T.C. ERCİYES ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ MEKATRONİK MÜHENDİSLİĞİ BÖLÜMÜ ELEKTRONİK SİSTEMLER LABORATUVARI 1 TEMEL LOJİK ELEMANLAR VE UYGULAMALARI DENEY SORUMLUSU Arş. Gör. Erdem ARSLAN Arş. Gör.

Detaylı

HARRAN ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ

HARRAN ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ HARRAN ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ SAYISAL MANTIK TEMELLERİ LABORATUARI DENEY FÖYLERİ KİTAPÇIĞI Sayfa 0 İçindekiler Laboratuarda Uyulması Gereken Kurallar... 2 Deneylerde Kullanılacak Ekipmanların

Detaylı

Sayıcılar n bitlik bir bilgiyi tutmanın yanısıra her saat çevriminde tuttukları değeri artıran veya azaltan ardışıl devrelerdir.

Sayıcılar n bitlik bir bilgiyi tutmanın yanısıra her saat çevriminde tuttukları değeri artıran veya azaltan ardışıl devrelerdir. Sayıcılar (Counters) Sayıcılar n bitlik bir bilgiyi tutmanın yanısıra her saat çevriminde tuttukları değeri artıran veya azaltan ardışıl devrelerdir. Genel olarak iki gruba ayrılır: Senkron sayıcılar Asenkron

Detaylı

Deney 6: Ardışıl Devre Analizi

Deney 6: Ardışıl Devre Analizi Deney 6: Ardışıl Devre Analizi Genel Bilgiler: Lojik devre derslerinde de görüldüğü gibi bir ardışıl devrenin analizi matematiksel model, durum tablosu veya durum diyagramı yardımıyla üç farklı biçimde

Detaylı

İSTANBUL TEKNİK ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELERİ LABORATUVARI DENEY RAPORU : İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER

İSTANBUL TEKNİK ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELERİ LABORATUVARI DENEY RAPORU : İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER İSTANBUL TEKNİK ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELERİ LABORATUVARI DENEY RAPORU DENEYİN ADI : İKİLİ SAYILAR VE ARİTMETİK İŞLEMLER RAPORU HAZIRLAYAN : BEYCAN KAHRAMAN Toplam yedi (

Detaylı

BLM 221 MANTIK DEVRELERİ

BLM 221 MANTIK DEVRELERİ 9. HAFTA BLM 221 MANTIK DEVRELERİ Prof Dr Mehmet AKBABA mehmetakbaba@karabuk.edu.tr Temel Kavramlar FLIP FLOPS S-R: Set-Reset Latch (Tutucu) Tetiklemeli D Latch (Tutucu) Kenar Tetiklemeli D Flip-Flop S-R

Detaylı

18. FLİP FLOP LAR (FLIP FLOPS)

18. FLİP FLOP LAR (FLIP FLOPS) 18. FLİP FLOP LAR (FLIP FLOPS) Flip Flop lar iki kararlı elektriksel duruma sahip olan elektronik devrelerdir. Devrenin girişlerine uygulanan işarete göre çıkış bir kararlı durumdan diğer (ikinci) kararlı

Detaylı

İÇİNDEKİLER. 1-1 Lojik ve Anahtara Giriş Lojik Kapı Devreleri... 9

İÇİNDEKİLER. 1-1 Lojik ve Anahtara Giriş Lojik Kapı Devreleri... 9 İÇİNDEKİLER BÖLÜM 1 TEMEL LOJİK KAPI DENEYLERİ 1-1 Lojik ve Anahtara Giriş 1 1-2 Lojik Kapı Devreleri... 9 a. Diyot Lojiği (DL) devresi b. Direnç-Transistor Lojiği (RTL) devresi c. Diyot-Transistor Lojiği

Detaylı

DENEY 2-5 Karşılaştırıcı Devre

DENEY 2-5 Karşılaştırıcı Devre DENEY 2-5 Karşılaştırıcı Devre DENEYİN AMACI 1. Dijital karşılaştırıcıların çalışma prensiplerini ve yapısını anlamak. GENEL BİLGİLER Bir karşılaştırma yapabilmek için en az iki sayı gereklidir. En basit

Detaylı

7.Yazmaçlar (Registers), Sayıcılar (Counters)

7.Yazmaçlar (Registers), Sayıcılar (Counters) 7.Yazmaçlar (Registers), Sayıcılar (Counters) 7..Yazmaçlar Paralel Yüklemeli Yazmaçlar Ötelemeli Yazmaçlar 7.2.Sayıcılar Đkili Asenkron Sayıcılar (Binary Ripple Counter) Đkili Kodlanmış Onlu Asenkron Sayıcı

Detaylı

Mantık Devreleri Lab

Mantık Devreleri Lab HABERLEŞME VE MANTIK DEVRELERİ LABORATUAR TANITIMI Yer: Teknoloji Fakültesi, 4. Kat No:412 Sorumlusu: Arş. Gör. Esra Kaya Tel: Mail: esrakaya@selcuk.edu.tr İşletme Düzeni; Açık olduğu zamanlar: Pazartesi

Detaylı

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek.

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek. DENEY 1 Temel Lojik Kapıların Karakteristikleri DENEYİN AMACI 1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek. GENEL BİLGİLER Temel

Detaylı

Bilgisayar Mühendisligi Bölümü Hacettepe Üniversitesi

Bilgisayar Mühendisligi Bölümü Hacettepe Üniversitesi Bu derste... BİL 201 Birleşimsel Mantık (Combinational Logic) Bilgisayar Mühendisligi Bölümü Hacettepe Üniversitesi Birleşimsel Devreler - Çözümlenmesi - Tasarımı Birleşimsel Devre Örnekleri - Yarım Toplayıcı

Detaylı

BÖLÜM 8 MANDAL(LATCH) VE FLİP-FLOPLAR SAYISAL ELEKTRONİK. Bu bölümde aşağıdaki konular anlatılacaktır

BÖLÜM 8 MANDAL(LATCH) VE FLİP-FLOPLAR SAYISAL ELEKTRONİK. Bu bölümde aşağıdaki konular anlatılacaktır AYIAL ELETONİ BÖLÜM 8 MANAL(LATCH) VE FLİP-FLOPLA Bu bölümde aşağıdaki konular anlatılacaktır Mandallar(Latches),- Mandalı, Mandalı ontak sıçramasının mandallar yardımı ile engellenmesi Flip-Floplar,-

Detaylı

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi

DERS NOTLARI. Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi DERS NOTLARI Yard. Doç. Dr. Namık AKÇAY İstanbul Üniversitesi Fen Fakültesi DERS-6 28.03.2016 Lojik Kapılar (Gates) Lojik devrelerin en temel elemanı, lojik kapılardır. Kapılar, lojik değişkenlerin değerlerini

Detaylı

Deney 1: Lojik Kapıların Lojik Gerilim Seviyeleri

Deney 1: Lojik Kapıların Lojik Gerilim Seviyeleri eney : Lojik Kapıların Lojik Gerilim Seviyeleri eneyin macı: Lojik kapıların giriş ve çıkış lojik gerilim seviyelerinin ölçülmesi Genel ilgiler: ir giriş ve bir çıkışlı en basit lojik kapı olan EĞİL (NOT)

Detaylı

Ardışıl Devre Sentezi (Sequential Circuit Design)

Ardışıl Devre Sentezi (Sequential Circuit Design) Ardışıl Devre Sentezi (Sequential Circuit Design) Ardışıl devre tasarımı prosedürü: Adım 1: Problemin tanımına uygun olarak durum tablosunu yapılır. Tablo şimdiki durumları, girişleri, gelecek durumları

Detaylı

DİCLE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ EEM309 SAYISAL ELEKTRONİK LABORATUARI

DİCLE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ EEM309 SAYISAL ELEKTRONİK LABORATUARI DİCLE ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ EEM39 SAYISAL ELEKTRONİK LABORATUARI Deney No Deneyin Adı Deney Grubu Deneyi Yapanın Numarası Adı Soyadı İmzası Deneyin

Detaylı

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

Fatih University- Faculty of Engineering- Electric and Electronic Dept. Dijital Devre Tasarımı EEE122 A Ref. Morris MANO & Michael D. CILETTI DIGITAL DESIGN 4 th edition Fatih University- Faculty of Engineering- Electric and Electronic Dept. 2. BÖLÜM Boole Cebri ve Mantık

Detaylı

T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT103 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 4

T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT103 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 4 T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT103 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 4 SÜPERPOZİSYON (TOPLAMSALLIK) TEOREMİ Arş. Gör. Sümeyye BAYRAKDAR

Detaylı

T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT103 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 5

T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT103 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 5 T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT13 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 5 THEVENIN VE NORTON TEOREMİ Arş.Gör. M.Enes BAYRAKDAR Arş.Gör. Sümeyye

Detaylı

Y.Doç.Dr.Tuncay UZUN 6. Ardışıl Lojik Devreler 2. Kombinezonsal devre. Bellek. Bellek nedir? Bir bellek şu üç önemli özelliği sağlamalıdır:

Y.Doç.Dr.Tuncay UZUN 6. Ardışıl Lojik Devreler 2. Kombinezonsal devre. Bellek. Bellek nedir? Bir bellek şu üç önemli özelliği sağlamalıdır: 6.ARDIŞIL LOJĐK DEVRELER 6.1.Ardışıl Lojik Devre Temelleri SR Tutucu Flip-Flop(FF) Saat, Kenar tetikleme D FF, JK FF, T FF 6.2.Ardışıl Devrelerin Analizi Moore modeli: Çıkışlar= f(şimdiki durum) Mealy

Detaylı

DENEY 1 BOOLEAN CEBİRİ TEMEL İŞLEMLERİ

DENEY 1 BOOLEAN CEBİRİ TEMEL İŞLEMLERİ Sayısal Elektronik aboratuvarı DENEY 1 BOOEAN CEBİRİ TEME İŞEMERİ Boolean cebiri, George Boole (1815-1864) tarafından mantık problemlerini çözmek amacıyla geliştirilmiştir. 1983 yılında Claude Shannon

Detaylı

BÖLÜM 10 KAYDEDİCİLER (REGİSTERS) SAYISAL TASARIM. Bu bölümde aşağıdaki konular anlatılacaktır

BÖLÜM 10 KAYDEDİCİLER (REGİSTERS) SAYISAL TASARIM. Bu bölümde aşağıdaki konular anlatılacaktır erin BÖLÜM 10 KYEİCİLER (REGİSTERS) Bu bölümde aşağıdaki konular anlatılacaktır Kaydedicilerin(Registers) bilgi giriş çıkışına göre ve kaydırma yönüne göre sınıflandırılması. Sağa kaydırmalı kaydedici(right

Detaylı

LOJİK DEVRELER-I III. HAFTA DENEY FÖYÜ

LOJİK DEVRELER-I III. HAFTA DENEY FÖYÜ LOJİK DEVRELER-I III. HAFTA DENEY FÖYÜ 3 Bitlik Bir Sayının mod(5)'ini Bulan Ve Sonucu Segment Display'de Gösteren Devrenin Tasarlanması Deneyin Amacı: 3 bitlik bir sayının mod(5)'e göre sonucunu bulan

Detaylı

Karşılaştırma, Toplayıcı ve Çıkarıcı Devreler

Karşılaştırma, Toplayıcı ve Çıkarıcı Devreler Karşılaştırma, Toplayıcı ve Çıkarıcı Devreler Karşılaştırma Devresi Girişine uygulanan 2 sayıyı karşılaştırıp bu iki sayının birbirine eşit olup olmadığını veya hangisinin büyük olduğunu belirleyen devrelerdir.

Detaylı

Proje Teslimi: 2013-2014 güz yarıyılı ikinci ders haftasında teslim edilecektir.

Proje Teslimi: 2013-2014 güz yarıyılı ikinci ders haftasında teslim edilecektir. ELEKTRONĐK YAZ PROJESĐ-2 (v1.1) Yıldız Teknik Üniversitesi Elektronik ve Haberleşme Mühendisliği Bölümünde okuyan 1. ve 2. sınıf öğrencilerine; mesleği sevdirerek öğretmek amacıyla, isteğe bağlı olarak

Detaylı

(I) şimdiki. durum (S) belleği. saat. girşi

(I) şimdiki. durum (S) belleği. saat. girşi ers Notlarının Creative Commons lisansı Feza BUZLUCA ya aittir. Lisans: http://creativecommons.org/licenses/by-nc-nd/3.0/ Eşzamanlı (Senkron) Ardışıl evreler (Synchronous Sequential Circuits) Ardışıl (sequential)

Detaylı

EEM309 SAYISAL ELEKTRONİK LABORATUARI. AND (VE) Kapısı VE kapısı, mantıksal çarpma işlemi yapmaktadır.

EEM309 SAYISAL ELEKTRONİK LABORATUARI. AND (VE) Kapısı VE kapısı, mantıksal çarpma işlemi yapmaktadır. Deney No : 1 Deneyin dı : ojik Kapılar GİRİŞ: EEM309 SIS EEKTRONİK ORTURI ND (VE) Kapısı VE kapısı, mantıksal çarpma işlemi yapmaktadır. amba Şekil 1: VE kapısının sembolü, elektriksel ve transistör eşdeğeri

Detaylı

DENEYLER. Deney No : 1 Deney No : 2 Deney No : 3 Deney No : 4 Deney No : 5 Deney No : 6 Deney No : 7 Deney No : 8

DENEYLER. Deney No : 1 Deney No : 2 Deney No : 3 Deney No : 4 Deney No : 5 Deney No : 6 Deney No : 7 Deney No : 8 OTOMASYON ATÖLYESİ DERS NOTLAR DENEYLER Deney No : Deney No : 2 Deney No : 3 Deney No : 4 Deney No : 5 Deney No : 6 Deney No : 7 Deney No : 8 VE KAPS UYGULAMALAR 7408 VEYA KAPS UYGULAMALAR 7432 DEĞİL KAPS

Detaylı

MANTIK DEVRELERİ HALL, 2002) (SAYISAL TASARIM, ÇEVİRİ, LITERATUR YAYINCILIK) DIGITAL DESIGN PRICIPLES & PRACTICES (3. EDITION, PRENTICE HALL, 2001)

MANTIK DEVRELERİ HALL, 2002) (SAYISAL TASARIM, ÇEVİRİ, LITERATUR YAYINCILIK) DIGITAL DESIGN PRICIPLES & PRACTICES (3. EDITION, PRENTICE HALL, 2001) MANTIK DEVRELERİ DERSİN AMACI: SAYISAL LOJİK DEVRELERE İLİŞKİN KAPSAMLI BİLGİ SUNMAK. DERSİ ALAN ÖĞRENCİLER KOMBİNASYONEL DEVRE, ARDIŞIL DEVRE VE ALGORİTMİK DURUM MAKİNALARI TASARLAYACAK VE ÇÖZÜMLEMESİNİ

Detaylı

Boole Cebri. (Boolean Algebra)

Boole Cebri. (Boolean Algebra) Boole Cebri (Boolean Algebra) 3 temel işlem bulunmaktadır: Boole Cebri İşlemleri İşlem: VE (AND) VEYA (OR) TÜMLEME (NOT) İfadesi: xy, x y x + y x Doğruluk tablosu: x y xy 0 0 0 x y x+y 0 0 0 x x 0 1 0

Detaylı

DENEY 5. Pasif Filtreler

DENEY 5. Pasif Filtreler ULUDAĞ ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ ELEKTRİKELEKTRONİK MÜHENDİSLİĞİ BÖLÜMÜ EEM24 Elektrik Devreleri Laboratuarı II 2425 Bahar DENEY 5 Pasif Filtreler Deneyi Yapanın Değerlendirme Adı Soyadı : Ön

Detaylı

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL ELEKTRONİK DERS NOTU. Doç. Dr. Ünal KURT. Arş. Gör. Ayşe AYDIN YURDUSEV

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL ELEKTRONİK DERS NOTU. Doç. Dr. Ünal KURT. Arş. Gör. Ayşe AYDIN YURDUSEV ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL ELEKTRONİK DERS NOTU Doç. Dr. Ünal KURT Arş. Gör. Ayşe AYDIN YURDUSEV 2 SAYISAL ELEKTRONİK ÖNSÖZ Bu kitapçıkta, Amasya Üniversitesi, Teknoloji Fakültesi, Elektrik-Elektronik

Detaylı

1 İ.T.Ü. Elektrik Elektronik Fakültesi Elektronik Mühendisliği Programı Devreler ve Sistemler Anabilim Dalı

1 İ.T.Ü. Elektrik Elektronik Fakültesi Elektronik Mühendisliği Programı Devreler ve Sistemler Anabilim Dalı DENEY 1 : TTL ve CMOS KAPI KARAKTERİSTİKLERİ Genel Açıklamalar : Bir lojik kapının temel karakteristikleri, tümdevrelere ait giriş/çıkış seviye0/seviye1 gerilim ve akım değerleri, propagasyon gecikme süreleri,

Detaylı

TEKNOLOJİ FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ EET-206 SAYISAL ELEKTRONİK - II LABORATUVARI

TEKNOLOJİ FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ EET-206 SAYISAL ELEKTRONİK - II LABORATUVARI TEKNOLOJİ FAKÜLTESİ ELEKTRİK ELEKTRONİK MÜHENDİSLİĞİ EET-206 SAYISAL ELEKTRONİK - II LABORATUVARI DENEY FÖYÜ 1 İÇİNDEKİLER Deney 1 OSİLATÖR DEVRESİ... 2 Deney 2 FLİP-FLOP LAR....... 6 Deney 3 FLİP-FLOP

Detaylı

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY RAPORU. Deney No: 1 7 Parçalı Gösterge

ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY RAPORU. Deney No: 1 7 Parçalı Gösterge SAYISAL DEVRE TASARIMI LABORATUVARI- DENEY TEKNOLOJİ FAKÜLTESİ ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ SAYISAL DEVRE TASARIMI LABORATUVARI DENEY RAPORU Deney No: 7 Parçalı Gösterge Yrd. Doç Dr. Ünal KURT Yrd.

Detaylı

LABORATUVAR DENEYLERİ

LABORATUVAR DENEYLERİ LORTUVR DENEYLERİ. Mantıksal Tasarım ve Uygulamaları dersinde aşağıdaki takvime göre laboratuvar yapılacaktır. Deney No Öğretim Üyesi I. Öğretim II. Öğretim Deney,,, 4, 5 Prof.Dr. Nevcihan DURU ralık 5

Detaylı

Ders Adı Kodu Yarıyılı T+U Saati Ulusal Kredisi AKTS. Mantık Devreleri EEE307 5 3+0 3 3

Ders Adı Kodu Yarıyılı T+U Saati Ulusal Kredisi AKTS. Mantık Devreleri EEE307 5 3+0 3 3 DERS BİLGİLERİ Ders Adı Kodu Yarıyılı T+U Saati Ulusal Kredisi AKTS Mantık Devreleri EEE307 5 3+0 3 3 Ön Koşul Dersleri Dersin Dili Dersin Seviyesi Dersin Türü İngilizce Lisans Zorunlu / Yüz Yüze Dersin

Detaylı

BSE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates And Logic Circuits)

BSE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates And Logic Circuits) SE 207 Mantık Devreleri Lojik Kapılar ve Lojik Devreler (Logic Gates nd Logic Circuits) Sakarya Üniversitesi Lojik Kapılar - maçlar Lojik kapıları ve lojik devreleri tanıtmak Temel işlemler olarak VE,

Detaylı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı

SAYISAL ELEKTRONİK. Ege Üniversitesi Ege MYO Mekatronik Programı SYISL ELEKTRONİK Ege Üniversitesi Ege MYO Mekatronik Programı ÖLÜM ileşimsel Mantık Devreleri Yarım Toplayıcı İkili toplama işleini yapan devreye yarım toplayıcı adı verilir. Yarım toplayıcı girişlerine

Detaylı

DENEY 1-3 ÖZEL VEYA KAPI DEVRESİ

DENEY 1-3 ÖZEL VEYA KAPI DEVRESİ DENEY 1-3 ÖZEL VEYA KAPI DEVRESİ DENEYİN AMACI 1. ÖZEL VEYA kapısının karakteristiklerini anlamak. GENEL BİLGİLER ÖZEL VEYA kapısının sembolü Şekil 1-8 de gösterilmiştir. F çıkışı, A B + AB ifadesine eşittir.

Detaylı

Şekil XNOR Kapısı ve doğruluk tablosu

Şekil XNOR Kapısı ve doğruluk tablosu DENEY 2: KARŞILAŞTIRICILAR Deneyin Amaçları KarĢılaĢtırıcıların kavramını, içeriğini ve mantığını öğrenmek. Ġki bir karģılaģtırıcı uygulaması yaparak sonuçları deneysel olarak doğrulamak. Deney Malzemeleri

Detaylı

Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi. Sayısal Elektronik

Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi. Sayısal Elektronik Makine Mühendisliği İçin Elektrik-Elektronik Bilgisi Sayısal Elektronik Günümüz Elektroniği Analog ve Sayısal olmak üzere iki temel türde incelenebilir. Analog büyüklükler sonsuz sayıda değeri içermesine

Detaylı

DENEY 4: TOPLAYICILAR, ÇIKARICILAR VE KARŞILAŞTIRICILAR

DENEY 4: TOPLAYICILAR, ÇIKARICILAR VE KARŞILAŞTIRICILAR DENEY 4: TOPLAYICILAR, ÇIKARICILAR VE KARŞILAŞTIRICILAR 1 Amaç Toplayıcı ve çıkarıcı devreleri kurmak ve denemek. Büyüklük karşılaştırıcı devreleri kurmak ve denemek. 2 Kullanılan Malzemeler 7404 Altılı

Detaylı

Fatih University- Faculty of Engineering- Electric and Electronic Dept.

Fatih University- Faculty of Engineering- Electric and Electronic Dept. Dijital Devre Tasarımı EEE122 A Ref. Morris MANO & Michael D. CILETTI DIGITAL DESIGN 4 th edition Fatih University- Faculty of Engineering- Electric and Electronic Dept. Chapter 3 Boole Fonksiyon Sadeleştirmesi

Detaylı

T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT103 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 3

T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT103 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 3 T.C. DÜZCE ÜNİVERSİTESİ TEKNOLOJİ FAKÜLTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ BMT103 ELEKTRİK DEVRE TEMELLERİ DERSİ LABORATUVARI DENEY NO: 3 ÇEVRE (GÖZ) AKIMLARI YÖNTEMİ Arş. Gör. Sümeyye BAYRAKDAR Arş. Gör.

Detaylı

DENEY-6 LOJİK KAPILAR VE İKİLİ DEVRELER

DENEY-6 LOJİK KAPILAR VE İKİLİ DEVRELER DENEY-6 LOJİK KAPILAR VE İKİLİ DEVRELER DENEYİN AMACI: Bu deneyde temel lojik kapılar incelenecek; çift kararlı ve tek kararlı ikili devrelerin çalışma prensipleri gözlemlenecektir. ÖN HAZIRLIK Temel lojik

Detaylı

Öğrenim Kazanımları Bu programı başarı ile tamamlayan öğrenci;

Öğrenim Kazanımları Bu programı başarı ile tamamlayan öğrenci; Image not found http://bologna.konya.edu.tr/panel/images/pdflogo.png Ders Adı : Sayısal Elektronik Ders No : 0690220088 Teorik : 2 Pratik : 1 Kredi : 2.5 ECTS : 3 Ders Bilgileri Ders Türü Öğretim Dili

Detaylı

Temel Flip-Flop ve Saklayıcı Yapıları. Mikroişlemciler ve Mikrobilgisayarlar

Temel Flip-Flop ve Saklayıcı Yapıları. Mikroişlemciler ve Mikrobilgisayarlar Temel Flip-Flop ve Saklayıcı Yapıları 1 Sayısal alga Şekilleri 1 2 4 3 1. Yükselme Zamanı 2. Alçalma Zamanı 3. Sinyal Genişliği 4. Genlik (Amplitude) 2 Periot (T) : Tekrar eden bir sinyalin arka arkaya

Detaylı

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek.

1. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak. 2. Temel lojik kapıların karakteristiklerini ölçmek. DENEY Temel Lojik Kapıların Karakteristikleri DENEYİN AMACI. Temel lojik kapıların sembollerini ve karakteristiklerini anlamak.. Temel lojik kapıların karakteristiklerini ölçmek. GENEL İLGİLER Temel lojik

Detaylı

BOOLE CEBRİ. BOOLE cebri. B={0,1} kümesi üzerinde tanımlı İkili işlemler: VEYA, VE { +,. } Birli işlem: tümleme { } AKSİYOMLAR

BOOLE CEBRİ. BOOLE cebri. B={0,1} kümesi üzerinde tanımlı İkili işlemler: VEYA, VE { +,. } Birli işlem: tümleme { } AKSİYOMLAR OOLE ERİ 54 YILINDA GEORGE OOLE, LOJİĞİ SİSTEMATİK OLARARAK ELE ALIP OOLE ERİNİ GELİŞTİRDİ. 93 DE.E. SHANNON ANAHTARLAMA ERİNİ GELİŞTİREREK OOLE ERİNİN ELEKTRİKLİ ANAHTARLAMA DEVRELERİNİN ÖZELLİKLERİNİ

Detaylı

5. LOJİK KAPILAR (LOGIC GATES)

5. LOJİK KAPILAR (LOGIC GATES) 5. LOJİK KPILR (LOGIC GTES) Dijital (Sayısal) devrelerin tasarımında kullanılan temel devre elemanlarına Lojik kapılar adı verilmektedir. Her lojik kapının bir çıkışı, bir veya birden fazla girişi vardır.

Detaylı

6. Fiziksel gerçeklemede elde edilen sonuç fonksiyonlara ilişkin lojik devre şeması çizilir.

6. Fiziksel gerçeklemede elde edilen sonuç fonksiyonlara ilişkin lojik devre şeması çizilir. 5. KOMBİNEZONSAL LOJİK DEVRE TASARIMI 5.1. Kombinezonsal Devre Tasarımı 1. Problem sözle tanıtılır, 2. Giriş ve çıkış değişkenlerinin sayısı belirlenir ve adlandırılır, 3. Probleme ilişkin doğruluk tablosu

Detaylı

BÜLENT ECEVĠT ÜNĠVERSĠTESĠ MÜHENDĠSLĠK FAKÜLTESĠ ELEKTRĠK-ELEKTRONĠK MÜHENDĠSLĠĞĠ BÖLÜMÜ. 2012-2013 Öğretim Yılı- Bahar Dönemi

BÜLENT ECEVĠT ÜNĠVERSĠTESĠ MÜHENDĠSLĠK FAKÜLTESĠ ELEKTRĠK-ELEKTRONĠK MÜHENDĠSLĠĞĠ BÖLÜMÜ. 2012-2013 Öğretim Yılı- Bahar Dönemi BÜLENT ECEVĠT ÜNĠVERSĠTESĠ MÜHENDĠSLĠK FAKÜLTESĠ ELEKTRĠK-ELEKTRONĠK MÜHENDĠSLĠĞĠ BÖLÜMÜ 2012-2013 Öğretim Yılı- Bahar Dönemi LOJĠK DEVRELER LABORATUVARI DENEY FÖYÜ Hazırlayanlar: ArĢ. Gör. Gülhan USTABAġ

Detaylı

DENEY 1 : TTL ve CMOS KAPI KARAKTERİSTİKLERİ

DENEY 1 : TTL ve CMOS KAPI KARAKTERİSTİKLERİ DENEY 1 : TTL ve CMOS KAPI KARAKTERİSTİKLERİ Genel Açıklamalar : Bir lojik kapının temel karakteristikleri, tümdevrelere ait olan giriş/çıkış seviye0/seviye1 gerilim ve akım değerlerinin yanı sıra propagasyon

Detaylı